## 第18章 DMA コントローラ

#### 18.1 概要

## 18.1.1 マクロ概要

NBPFAXIwDMACcBbV11 は、AMBA®AXI64bit バス対応の汎用 DMA コントローラー(DMAC)です。 CPU の代わりに、設定値に従って、指定領域のデータをリードし、指定領域へライトします。

#### 18.1.2 特徴

DMAC マクロ数: 1チャネル数: 4chバッファ段数: 16 段DMA トランザクション設定方式:

レジスタ・モード、およびリンク・モードによる取り込みに対応

トリガ方式 : ソフトウェア起動、およびハードウェア起動に対応

割り込み : レベルとパルスをサポート

転送方式 : ソースとディスティネーションのトランスファ・サイズを、1~128 バイトの中

から、それぞれ独立に選択可能

サスペンド機能: 実行中の DMA トランザクションを一時停止することが可能

インターバル機能:バスの占有率を調整するため、DMA 転送のトランスファの間隔を指定すること

が可能

## 18.1.2.1 DMA 転送機能

●転送設定値取り込み方式

DMA 転送に使用する設定データは、以下の 2 種類の方法により、内部レジスタに設定されます。

○レジスタ・モード

CPU により、AXI Slave I/F を介して、内蔵レジスタに設定値を書き込み、その設定値で DMA 転送を行うモードです。設定は 2 種類(Next0 レジスタ・セット、Next1 レジスタ・セット)まで行うことができ、これらを交互に実行したり、片方を実行中にもう片方を書き換えた連続実行を行ったりすることができます。

○リンク・モード

CPU によって外部メモリ上に配置された設定データ(ディスクリプタ・データ)を、自動的に DMAC の Master I/F が取り込み、その設定値を元に DMA 転送を行うモードです。ディスクリプタ中で、次の転送用のディスクリプタ・アドレスを指定し、複数の DMA 転送の設定値をメモリ上に設定しておき、順次実行することができます。

また、ディスクリプタの header(情報フィールド)にて、次の DMA 転送の一時停止、再開を 指定することができます。

#### ●トリガ方式

DMA 転送の起動は、以下の 2 種類をサポートします。

○ソフトウェア起動

ソフトウェアにて、AXI Slave I/F から内部レジスタに対し起動のトリガをかけます。

#### ○ハードウェア起動

DMAREQ[7:0]入力端子の状態で起動します。検出モードは以下をサポートします。

- 立ち上がり検出
- 立ち下がり検出
- 変化点検出
- ハイ・レベル検出
- ロウ・レベル検出
- マスク

また、ハードウェア起動の場合、ハンドシェイク信号として、DMAACK[7:0]信号を出力します。DMAACK 出力モードは以下をサポートします。

- トランスファ開始時に1パルス・アサート
- DMAREQ がディアサートされるまでアサート
- バス・サイクル期間アサート
- マスク

設定サイズの転送後、制御レジスタで指定した総転送バイト数分の DMA 転送を終了すると、 ターミナル・カウント信号 DMATCO[7:0]を出力します(マスクすることも可能)。

また、1回のトリガで1回の Read/Write を行うか、設定した総転送バイト数分転送を行うのかを切り替えることができます。

#### ●割り込み

転送完了時には、転送完了割り込み DMAEND[7:0]端子をアサートします(マスクすることも可能)。 バス・エラー時には、エラー割り込み DMAERR 端子をアサートします。

#### ●転送

**DMA** トランスファ・サイズは、**8~1024bit** の中から選択可能です。 転送アドレスは、転送ごとにインクリメントするモードと、常に固定のモードをサポートします。

#### ●バッファ掃き出し

DMA 転送中に強制的に転送を中断した場合、既にバッファに取り込んでいるデータを出力して停止することができます。

## ●サスペンド

DMA トランザクション中に、実行中の DMA トランザクションを一時停止することができます。

#### ●インターバル

バスの占有率を調整するため、DMA 転送の間隔を指定することが可能です。

## 18.1.3 AXI スレーブ・インタフェース

## 18.1.3.1 対応レスポンス

DMAC のスレーブ・インタフェースは、以下の応答を返します。

表 18-1 レスポンス一覧

| 種類     | 発行  | 備考                                                      |
|--------|-----|---------------------------------------------------------|
| OKAY   | する  | 通常                                                      |
| EXOKAY | しない | EXOKAY は発行しません。                                         |
|        |     | 対応しない転送方式でアクセスされた場合,および Undefined 領域をアクセスされた場合,SLVERR を |
| SLVERR | する  | 発行します。(上表参照)                                            |
| DECERR | しない | DECERR は発行しません。                                         |

## 18.1.3.2 その他の機能

その他の AXI に関する対応を以下に示します。

表 18-2 対応機能一覧

| 機能          | 対応     | 信号       | 備考                                  |
|-------------|--------|----------|-------------------------------------|
|             |        |          |                                     |
| アンアラインド転送   | ×      | SWSTRB   | アンアラインド転送をサポートしません。必ずアラインされたアドレス    |
|             |        |          | で転送して下さい。                           |
| ライト・データのインタ | ×      | SAWID    | 書き込みデータのインタリーブの深さは 1 です。よって、インタリーブ  |
| リーブ         | (深さ=1) |          | されたデータを書き込むことはできません。                |
| アトミック・アクセス  | ×      | SAWLOCK  | アトミック(ロック、排他)アクセスには対応しません。本マクロに対して  |
|             |        | SARLOCK  | アトミック・アクセスをしても,通常の転送同様に扱います。        |
| キャッシュサポート   | ×      | SAWCACHE | キャッシュ・オプションには対応しません。受け付けたキャッシュ・オ    |
|             |        | SARCACHE | プションの違いによる動作上の違いはありません。             |
| 保護ユニット・サポート | ×      | SAWPROT  | 保護ユニット・サポートには対応しません。受け付けた PROT の値によ |
|             |        | SARPROT  | る動作上の違いはありません。                      |
| ライト・データの受理数 | 1      | _        | 書き込み受理数は1です。                        |
|             |        |          | 接続する AXI インタコネクトの設定を、1 に設定して下さい。    |
| リード・データの受理数 | 1      | _        | 読み出し受理数は1です。                        |
|             |        |          | 接続する AXI インタコネクトの設定を、1 に設定して下さい。    |

## 18.1.4 AXI マスタ・インタフェース

AXI マスタ・インタフェースを 1 ポート持っています。マスタ・インタフェースは、DMA 転送およびリンク・モード時のディスクリプタ・アクセスを行います。

以下にマスタ・インタフェース機能について説明します。

## 18.1.4.1 転送方式

以下に転送タイプを示します。

表 18-3 マスタ対応アドレッシング方式一覧

| MAWSIZE[2:0]<br>MARSIZE[2:0] | バッファ段数 | MAWLEN[3:0]<br>MARLEN[3:0] | MAWBURST[1:0]<br>MARBURST[1:0] | 備考      |
|------------------------------|--------|----------------------------|--------------------------------|---------|
| 000 (8bit)                   | _      | 0000 (1 回)                 | 01 (インクリメント)                   | 発行します。  |
| 001 (16bit)                  |        |                            |                                |         |
| 010 (32bit)                  |        |                            |                                |         |
| 011 (64bit)                  |        |                            |                                |         |
| 011 (64bit)                  | 4      | 0000 (1 回)                 | 01 (インクリメント)                   | 発行します。  |
|                              |        | 0001 (2回)                  |                                |         |
|                              |        | 0011 (4 回)                 |                                |         |
|                              | 8      | 0000 (1 回)                 |                                |         |
|                              |        | 0001 (2回)                  |                                |         |
|                              |        | 0011 (4 回)                 |                                |         |
|                              |        | 0111 (8 回)                 |                                |         |
|                              | 16     | 0000 (1 回)                 |                                |         |
|                              |        | 0001 (2回)                  |                                |         |
|                              |        | 0011 (4 回)                 |                                |         |
|                              |        | 0111 (8 回)                 |                                |         |
|                              |        | 1111 (16回)                 |                                |         |
| 上記以外                         | _      | 上記以外                       | 上記以外                           | 発行しません。 |

使用できるバースト長の上限はバッファの段数に依存します。バースト・タイプは、CHCFG\_n レジスタの SDS (ソース・データ・サイズ), DDS (ディスティネーション・データ・サイズ) フィールドによって制御します。システムに応じて適切なバースト・タイプを使用して下さい。

## 18.1.4.2 対応レスポンス

以下に、マスタ・インタフェースが対応するレスポンスを示します。

表 18-4 対応レスポンス一覧

| X 10 - 7. | 1,40, 60, 1,1,1,2 | , , , , , , , , , , , , , , , , , , , |  |
|-----------|-------------------|---------------------------------------|--|
| 種類        | 対応                | 備考                                    |  |
| OKAY      | 0                 | アクセスが成功したと判断します。                      |  |
| EXOKAY    | 0                 | OKAY と同様に扱います                         |  |
| SLVERR    | 0                 | 現在の DMA トランスファを中止して,DMAERR を発行します。    |  |
| DECERR    | 0                 | SLVERR と同様に扱います。                      |  |

# 18.1.4.3 その他の機能

以下に、マスタ・インタフェースのその他の機能について示します。

表 18-5 マスタ対応機能

| 機能                 | 対応            | 関連信号                           | 備考                                                                                                          |
|--------------------|---------------|--------------------------------|-------------------------------------------------------------------------------------------------------------|
| ID[3:0]            | チャネル毎に ID を付加 | MAWID<br>MWID<br>MARID<br>MRID | アクセスを行う際の ID は,ディスクリプタ・アクセス/DMA アクセス,チャネル番号を示します。                                                           |
| アトミック・アク<br>セス     | ×             | MAWLOCK<br>MARLOCK             | ロックまたは排他アクセスを実行しません。                                                                                        |
| アンアラインド<br>転送      | 0             | MWSTRB                         | 内蔵レジスタの DMA トランスファ・サイズに対して、アラインされていないアドレスを設定した場合に発行します。                                                     |
| リード・アウト・<br>オブ・オーダ | 0             | -                              | リード・データをアウト・オブ・オーダで受け付けることができます。最大で、[チャネル数 x 2]の転送を 1 バースト完了前に発行します。                                        |
| ライト・インタ<br>リーブ     | ×             |                                | 2以上の長さのバーストでデータを転送中に、別IDのデータを挿入することはありません。最大で、[チャネル数×2]の転送を1バースト完了前に発行します。また、リオーダーされたレスポンスは正しく受け付けることができます。 |
| キャッシュサ<br>ポート      | 0             | MAWCACHE<br>MARCACHE           | CHEXT_nレジスタおよびDMACTRLレジスタで変更可能です。(本レジスタ設定による動作上の違いは、MAWCACHE, MARCACHE端子からの出力レベルのみであり、その他の動作に違いはありません)      |
| 保護ユニット・サ<br>ポート    | 0             | MAWPROT<br>MARPROT             | CHEXT_nレジスタおよびDMACTRLレジスタで変更可能です。(本レジスタ設定による動作上の違いは、MAWPROT, MARPROT 端子からの出力レベルのみであり、その他の動作に違いはありません)       |
| ライト発行数             | チャネル数×2       | 1                              | 最大ライト発行数は、HDL 生成時に指定したチャネル数 x2 です。<br>接続する AXI インタコネクトの設定を、チャネル数 x2 に設定して下さい。                               |
| リード発行数             | チャネル数×2       | _                              | 最大リード発行数は、HDL 生成時に指定したチャネル数 x2 です。<br>接続する AXI インタコネクトの設定を、チャネル数 x2 に設定して下さい。                               |

# 18.1.5 用語定義

本書で使用する用語の定義は、以下の通りです。

表 18-6 用語定義

| 用語             | 定義                                                                                                                              |
|----------------|---------------------------------------------------------------------------------------------------------------------------------|
| インタリーブ         | 2以上の長さのバーストでデータを転送中に、別IDのデータが挿入されることです。                                                                                         |
| バースト           | 一回のバス・サイクルを意味します。                                                                                                               |
| DMA トランスファ     | DMAC が 1 バースト分のリードまたはライト転送を実行することを指します。                                                                                         |
| DMA リード・トランスファ | DMAC が 1 バースト分のリード転送を実行することを指します。                                                                                               |
| DMA ライト・トランスファ | DMAC が 1 バースト分のライト転送を実行することを指します。                                                                                               |
|                | DMAC に設定された総バイト数分の DMA トランスファを実行すること、すなわち一連の DMA ト                                                                              |
| DMA トランザクション   | ランスファが完了するまでの期間を指します。                                                                                                           |
| レジスタ・セット       | レジスタのグループを指します。                                                                                                                 |
| ディスクリプタ        | DMAC がリンク・モード時にロードする DMA 転送設定が書かれたデータを意味します。                                                                                    |
| DMAC           | 本マクロを指します。                                                                                                                      |
|                | 指定するアドレスが、転送するサイズのアライン境界先頭を指している状態です。<br>具体的には、指定する先頭アドレスの bit [(log <sub>2</sub> SIZE - 1):0] が 0 である状態です。(SIZE: 転送サイズ[Byte])  |
| アライン           | ビート・アライン: アドレスが、データ・サイズのアライン境界の先頭を指している状態を指します。<br>ワード・アライン: アドレスが、ワード境界の先頭を指している状態を指します。                                       |
|                | 指定するアドレスが、転送するサイズのアライン境界先頭を指していない状態です。<br>具体的には、指定する先頭アドレスの bit [(log <sub>2</sub> SIZE - 1):0] が 0 でない状態です。(SIZE: 転送サイズ[Byte]) |
| アンアライン         | ビート・アンアライン:アドレスが、データ・サイズのアライン境界の先頭を指している状態を指します。                                                                                |



図 18-1 転送の呼称

本書では、DMAC が実行する一回のリード/ライト転送を DMA トランスファと呼びます。また、設定した一連の DMA トランスファの実行を DMA トランザクションと呼びます。

# 18.2 レジスタ仕様

# 18.2.1 レジスター覧

本マクロの DMA 転送機能は、次に示す各制御レジスタによって動作設定を行います。

表 18-7 制御レジスター覧 ]

| チャネル     | アドレス       | グループ     | レジスタ名称                                 | 略号       | 初期値       | 可能なアク<br>セス |
|----------|------------|----------|----------------------------------------|----------|-----------|-------------|
|          | 6FEE_0000H | Next0    | Next0 Source Address Register 0        | NOSA_0   | 00000000H | Read/Write  |
| Channel0 | 6FEE_0004H |          | Next0 Destination Address Register 0   | N0DA_0   | 00000000H | Read/Write  |
|          | 6FEE_0008H |          | Next0 Transaction Byte Register 0      | NOTB_0   | 00000000H | Read/Write  |
|          | 6FEE_000CH | Next1    | Next1 Source Address Register 0        | N1SA_0   | 00000000H | Read/Write  |
|          | 6FEE_0010H |          | Next1 Destination Address Resister 0   | N1DA_0   | 00000000H | Read/Write  |
|          | 6FEE_0014H |          | Next1 Transaction Byte Register 0      | N1TB_0   | 00000000H | Read/Write  |
|          | 6FEE_0018H | Current  | Current Source Address Register 0      | CRSA_0   | 00000000H | Read        |
|          | 6FEE_001CH |          | Current Destination Address Register 0 | CRDA_0   | 00000000H | Read        |
|          | 6FEE_0020H |          | Current Transaction Byte Register 0    | CRTB_0   | 00000000H | Read        |
|          | 6FEE_0024H | Channel  | Channel Status Register 0              | CHSTAT_0 | 00000000H | Read        |
|          | 6FEE_0028H |          | Channel Control Register 0             | CHCTRL_0 | 00000000H | Read/Write  |
|          | 6FEE_002CH |          | Channel Configuration Register 0       | CHCFG_0  | 00000000H | Read/Write  |
|          | 6FEE_0030H |          | Channel Interval Register 0            | CHITVL_0 | 00000000H | Read/Write  |
|          | 6FEE_0034H |          | Channel Extension Register 0           | CHEXT_0  | 00000000H | Read/Write  |
|          | 6FEE_0038H | Link     | Next Link Address Resister 0           | NXLA_0   | 00000000H | Read/Write  |
|          | 6FEE_003CH |          | Current Link Address Resister 0        | CRLA_0   | 00000000H | Read        |
| Channel1 | 6FEE_0040H | Next0    | Next0 Source Address Register 1        | NOSA_1   | 00000000H | Read/Write  |
| CHAINION | 6FEE_0044H | Ιτολίο   | Next0 Destination Address Register 1   | N0DA_1   | 00000000H | Read/Write  |
|          | 6FEE_0048H | 1        | Next0 Transaction Byte Register 1      | NOTB_1   | 00000000H | Read/Write  |
|          | 6FEE_004CH | Next1    | Next1 Source Address Register 1        | N1SA_1   | 00000000H | Read/Write  |
|          | 6FEE_0050H | NOXII    | Next1 Destination Address Register 1   | N1DA_1   | 00000000H | Read/Write  |
|          | 6FEE_0054H | 1        | Next1 Transaction Byte Register 1      | N1TB_1   | 00000000H | Read/Write  |
|          | 6FEE_0058H | Current  | Current Source Address Register        | CRSA_1   | 00000000H | Read        |
|          | 6FEE_005CH | Contoni  | Current Destination Address Register 1 | CRDA 1   | 00000000H | Read        |
|          | 6FEE_0060H | 1        | Current Transaction Byte Register 1    | CRTB_1   | 00000000H | Read        |
|          | 6FEE 0064H | Channel  | Channel Status Register 1              | CHSTAT_1 | 00000000H | Read        |
|          | 6FEE_0068H | Cridinio | Channel Control Register 1             | CHCTRL_1 | 00000000H | Read/Write  |
|          | 6FEE_006CH |          | Channel Configuration Register 1       | CHCFG_1  | 00000000H | Read/Write  |
|          | 6FEE_0070H |          | Channel Interval Register 1            | CHITVL_1 | 00000000H | Read/Write  |
|          | 6FEE_0074H |          | Channel Extension Register 1           | CHEXT_1  | 00000000H | Read/Write  |
|          | 6FEE_0078H | Link     | Next Link Address Resister 1           | NXLA_1   | 00000000H | Read/Write  |
|          | 6FEE_007CH |          | Current Link Address Resister 1        | CRLA_1   | 00000000H | Read        |
| Channel2 | 6FEE 0080H | Next0    | Next0 Source Address Register 2        | NOSA_2   | 00000000H | Read/Write  |
|          | 6FEE_0084H | 1        | Next0 Destination Address Register 2   | N0DA_2   | 00000000H | Read/Write  |
|          | 6FEE_0088H |          | Next0 Transaction Byte Register 2      | NOTB_2   | 00000000H | Read/Write  |
|          | 6FEE_008CH | Next1    | Next1 Source Address Register 2        | N1SA_2   | 00000000H | Read/Write  |
|          | 6FEE_0090H | 1        | Next1 Destination Address Register 2   | N1DA_2   | 00000000H | Read/Write  |
|          | 6FEE_0094H |          | Next1 Transaction Byte Register 2      | N1TB_2   | 00000000H | Read/Write  |
|          | 6FEE_0098H | Current  | Current Source Address Register 2      | CRSA_2   | 00000000H | Read        |
|          | 6FEE_009CH |          | Current Destination Address Register 2 | CRDA_2   | 00000000H | Read        |
|          | 6FEE_00A0H |          | Current Transaction Byte Register 2    | CRTB_2   | 00000000H | Read        |
|          | 6FEE_00A4H | Channel  | Channel Status Register 2              | CHSTAT_2 | 00000000H | Read        |
|          | 6FEE_00A8H | 2        | Channel Control Register 2             | CHCTRL_2 | 00000000H | Read/Write  |
|          | 6FEE_00ACH | 1        | Channel Configuration Register 2       | CHCFG_2  | 00000000H | Read/Write  |
|          | 6FEE_00B0H | 1        | Channel Interval Register 2            | CHITVL_2 | 00000000H | Read/Write  |
|          | 6FEE_00B4H | 1        | Channel Extension Register 2           | CHEXT_2  | 00000000H | Read/Write  |
|          | 6FEE_00B8H | Link     | Next Link Address Resister 2           | NXLA_2   | 00000000H | Read/Write  |
|          | 6FEE_00BCH | 1        | Current Link Address Resister 2        | CRLA_2   | 00000000H | Read        |

| チャネル       | アドレス               | グループ      | レジスタ名称                                 | 略号       | 初期値       | 可能なアク<br>セス |
|------------|--------------------|-----------|----------------------------------------|----------|-----------|-------------|
|            | 6FEE_00C0H         | Next0     | Next0 Source Address Register 3        | NOSA_3   | 00000000H | Read/Write  |
| Channel3   | 6FEE_00C4H         | Nexio     | Next0 Destination Address Register 3   | N0DA_3   | 00000000H | Read/Write  |
|            | 6FEE_00C8H         | 1         | Next0 Transaction Byte Register 3      | NOTB_3   | 00000000H | Read/Write  |
|            | 6FEE_00CCH         | Next1     | Next1 Source Address Register 3        | NISA 3   | 00000000H | Read/Write  |
|            | 6FEE 00D0H         | 110,111   | Next1 Destination Address Register 3   | N1DA 3   | 00000000H | Read/Write  |
|            | 6FEE 00D4H         | -         | Next1 Transaction Byte Register 3      | N1TB_3   | 00000000H | Read/Write  |
|            | 6FEE 00D8H         | Current   | Current Source Address Register 3      | CRSA_3   | 00000000H | Read        |
|            | 6FEE 00DCH         |           | Current Destination Address Register 3 | CRDA_3   | 00000000H | Read        |
|            | 6FEE_00E0H         | 1         | Current Transaction Byte Register 3    | CRTB_3   | 00000000H | Read        |
|            | 6FEE 00E4H         | Channel   | Channel Status Register 3              | CHSTAT 3 | 00000000H | Read        |
|            | 6FEE 00E8H         |           | Channel Control Register 3             | CHCTRL_3 | 00000000H | Read/Write  |
|            | 6FEE_00ECH         |           | Channel Configuration Register 3       | CHCFG_3  | 00000000H | Read/Write  |
|            | 6FEE_00F0H         |           | Channel Interval Register 3            | CHITVL_3 | 00000000H | Read/Write  |
|            | 6FEE_00F4H         |           | Channel Extension Register 3           | CHEXT_3  | 00000000H | Read/Write  |
|            | 6FEE_00F8H         | Link      | Next Link Address Resister 3           | NXLA_3   | 00000000H | Read/Write  |
|            | 6FEE_00FCH         |           | Current Link Address Resister 3        | CRLA_3   | 00000000H | Read        |
|            | _0100H-<br>_01FFH  |           | Reserved                               | _        | _         | _           |
|            | _0200H-<br>_02FFH  |           | Reserved                               | -        | _         | _           |
| 6FEE       | 0300H              |           | DMA Control Register                   | DCTRL    | 00000000H | Read/Write  |
|            |                    |           | Reserved                               | _        | _         | _           |
| 6FEE       | _0310H             | DMA Statu | ıs EN Register                         | DST_EN   | 00000000H | Read        |
| 6FEE       | _0314H             |           | s ER Register                          | DST_ER   | 00000000H | Read        |
| 6FEE_0318H |                    | DMA Statu | us END Register                        | DST_END  | 00000000H | Read        |
| 6FEE_031CH |                    |           | DMA Status TC Register                 |          | 00000000H | Read        |
| 6FEE       | _0320H             | DMA Statu | us SUS Register                        | DST_SUS  | H00000000 | Read        |
|            | _0324H-<br>=_03FFH |           | Undefined                              | _        | _         | _           |

- 1. 制御レジスタは、下位アドレス[9:2]を直接デコードしたアドレスにマッピングされています。
- 2. 予約済み領域(Reserved 領域)にアクセスした場合、OK レスポンスを返します。この領域は今後の機能拡張で、初期値、READ/WRITE 属性が変わる場合があります。ソフトウェアで、この領域を READ した値が 0 であることを期待した記述はしないで下さい。また、ライトする場合は 0 をライトして下さい。

## 注意

- 3. 未定義領域(Undefine 領域)にアクセスした場合、エラー・レスポンスを返します。制御レジスタに変化はありません。
- 4. 以下のレジスタを除き、DMA 転送中(EN=1)にレジスタをソフトウェアで書き換えないで下さい。 レジスタ・モードで転送をしていない側のレジスタ・セット CHCTRL\_n

## 18.2.2 レジスタ構成

以下にレジスタ構成を示します。



図 18-2 レジスタ構成

#### a. Next Register Set

次に実行する DMA トランザクションの転送元アドレス、転送先アドレス、転送バイト数を設定するレジスタ・セットです。

Next0 レジスタ・セットと Next1 レジスタ・セットから成ります。

レジスタ・モードではソフトウェアで設定します。リンク・モードでは、ディスクリプタ・リード・データ が自動的に Nex0 レジスタ・セットにセットされます。

これらレジスタ・セットの値は、Current レジスタ・セットにロードされ、DMA 転送に使用されます。

## b. Current Register Set

現在実行中の、転送元アドレス、転送先アドレス、転送バイト数を表示するレジスタ・セットです。 Next0/1 レジスタ・セット(レジスタ・モード)または、ディスクリプタ・リード・データ(リンク・モード) からロードされます。ユーザが直接書き込むことはできません。

DMA トランザクションを実行するごとに、自動的に更新されます。

### c. Channel Register Set

DMA 転送の設定を行うためのレジスタ・セットです。

このレジスタ・セットでは、チャネル状態の表示、チャネルの制御、DMAトランザクションの設定、DMAトランザクション間隔の設定などを行います。

## d. Link Register Set

リンク・モード時に、次にロードするディスクリプタ・アドレスを設定するレジスタ(Next Link Address Register)と、現在実行しているディスクリプタ・アドレスを表示するレジスタ(Current Link Address Register)から成ります。

Current Link Address Register は、ディスクリプタ・リードにより自動的に更新され、ユーザが直接書き込むことはできません。

#### e. DMA Register Set

DMA 全体を制御するレジスタと、各チャネルの状態を表示するレジスタから成ります。チャネルの優先順位の制御、各チャネルの EN, ER, END, TCO, SUS の状態確認などができます。

## 18.2.3 Next Register Set

## 18.2.3.1 Next Source Address Register n (NOSA\_n, N1SA\_n)

DMA チャネル n の DMA 転送元アドレス(32 ビット)を設定します(n = 3-0)。 NOSA\_n は Next0 Register Set 用、N1SA\_n は Next1 Register Set 用です。



**図 18-3** Next Source Address Register

CHnBase: チャネル 0=00H, チャネル 1=40H, チャネル 2=80H, チャネル 3=C0H

表 18-8 Next Source Address Register

| ビット位置 | ビット名 | 意味                    |  |
|-------|------|-----------------------|--|
| 31:0  | SA   | Source Address        |  |
|       |      | DMA 転送元の開始アドレスを設定します。 |  |

## 18.2.3.2 Next Destination Address Register n (N0DA\_n, N1DA\_n)

DMA チャネル n の DMA 転送先アドレス(32 ビット)を設定します(n = 3-0)。 N0DA\_n は Next0 Register Set 用、N1DA\_n は Next1 Register Set 用です。

| N0DA_n | R/W<br>31:0<br>DA |                                  |
|--------|-------------------|----------------------------------|
|        | アドレス<br>初期値       | CHnBase+6FEE_0004H<br>0000_0000H |
| N1DA_n | R/W<br>31:0<br>DA |                                  |
|        | アドレス<br>初期値       | CHnBase+6FEE_0010H<br>0000_0000H |

図 18-4 Next Destination Address Register

表 18-9 Next Destination Address Register

| ビット位置 | ビット名 | 意味                    |
|-------|------|-----------------------|
| 31:0  | DA   | Destination Address   |
|       |      | DMA 転送先の開始アドレスを設定します。 |

## 18.2.3.3 Next Transaction Byte Register n (NOTB\_n, N1TB\_n)

DMA チャネル n の総転送バイト数(DMA トランザクション)を設定するレジスタです(n = 3-0)。 NOTB\_n は Next0 Register Set 用、N1TB\_n は Next1 Register Set 用です。

|        | R/W         |                                  |
|--------|-------------|----------------------------------|
|        | 31:0        |                                  |
| NOTB_n | ТВ          |                                  |
|        | アドレス<br>初期値 | CHnBase+6FEE_0008H<br>0000_0000H |
|        | R/W<br>31:0 |                                  |
| N1TB_n | ТВ          |                                  |
|        | アドレス<br>初期値 | CHnBase+6FEE_0014H<br>0000_0000H |

図 18-5 Next Transaction Byte Register

表 18-10 Next Transaction Byte Register

|       |      | 21.21.27.2 1.29.3.3.                |
|-------|------|-------------------------------------|
| ビット位置 | ビット名 | 意味                                  |
| 31:0  | TB   | Transaction Byte                    |
|       |      | 総転送バイト数を設定します。                      |
|       |      | (注意:0 を設定した状態で DMA トランザクションを開始しないで下 |
|       |      | さい。)                                |

## 18.2.4 Current Register Set

Current Register Set は、DMA 転送する転送元アドレス、転送先アドレス、総転送バイト数を表示します。 レジスタ・モード時は Next0/1 レジスタ・セットから設定値を、リンク・モード時はディスクリプタ・リー ド・データから設定値をロードします。ソフトウェアでの書き込みはできません。

## 18.2.4.1 Current Source Address Register (CRSA\_n)

DMA チャネル n の、DMA 転送元アドレスを表示します(n = 3-0)。



図 18-6 Current Source Address Register

表 18-11 Current Source Address Register

| ビット位置 | ビット名 | 意味                                                                                                                     |
|-------|------|------------------------------------------------------------------------------------------------------------------------|
| 31:0  | CRSA | Current Source Address Register 次の DMA トランザクションのリード・アドレスを表示します。DMA トランザクション中は、自動的にインクリメントします。(CHCFG_n の SAD=1 の場合は固定。) |
|       |      | 初期値は以下のレジスタからロードします。                                                                                                   |
|       |      | レジスタ・モード:<br>Next0/1 から転送元アドレスをロード                                                                                     |
|       |      | リンク・モード :<br>ディスクリプタから転送元アドレスをロード                                                                                      |
|       |      | インクリメントはリード・トランスファ開始時に行います。                                                                                            |
|       |      | 本レジスタは,DMA が停止(CHSTAT_n レジスタの EN=0)してから<br>READ して下さい。(DMA 動作中の値は参考値として扱って下さい。)                                        |

## 18.2.4.2 Current Destination Address Register (CRDA\_n)

DMA チャネル n の DMA 転送先アドレスを表示します(n = 3-0)。



図 18-7 Current Destination Address Register

表 18-12 Current Destination Address Register

| ビット位置 | ビット名 | 意味                                                                                                                         |
|-------|------|----------------------------------------------------------------------------------------------------------------------------|
| 31:0  | CRDA | Current Destination Address Register 次の DMA トランザクションのライト・アドレスを表示します。DMA トランザクション中は、自動的にインクリメントします。(CHCFG_n の DAD=1 の場合は固定) |
|       |      | 初期値は以下のレジスタからロードします。                                                                                                       |
|       |      | レジスタ・モード:<br>Next0/1 から転送先アドレスをロード                                                                                         |
|       |      | リンク・モード :<br>ディスクリプタから転送先アドレスをロード                                                                                          |
|       |      | インクリメントはライト・トランスファ開始時に行います。                                                                                                |
|       |      | 本レジスタは,DMA が停止(CHSTAT_n レジスタの EN=0)してから<br>READ して下さい。(DMA 動作中の値は参考値として扱って下さい。)                                            |

# 18.2.4.3 Current Transaction Byte Register (CRTB\_n)

**DMA** チャネル n の、総転送バイト数を表示します (n = 3-0) 。転送を終了時には 0 となります。



図 18-8 Current Transaction Byte Register

表 18-13 Current Transaction Byte Register

| ビット位置 | ビット名 | 意味                                                                                                        |
|-------|------|-----------------------------------------------------------------------------------------------------------|
| 31:0  | CRTB | Current Transaction Byte Register<br>現在実行している DMA トランザクションの、残りの転送バイト数を表示します。DMA トランザクション中は、自動的にデクリメントします。 |
|       |      | 初期値は以下のレジスタからロードします。                                                                                      |
|       |      | レジスタ・モード:<br>Next0/1 から転送バイト数をロード                                                                         |
|       |      | リンク・モード :<br>ディスクリプタから転送バイト数をロード                                                                          |
|       |      | デクリメントは、ライト・トランスファ完了時に行います。                                                                               |
|       |      | 本レジスタは,DMAが停止(CHSTAT_n レジスタの EN=0)してから<br>READ して下さい。(DMA 動作中の値は参考値として扱って下さい。)                            |

## 18.2.5 Cannel Register Set

## 18.2.5.1 Channel Status Register n (CHSTAT\_n)

DMA チャネル n の状態を表示するレジスタです(n = 3-0)。



図18-9 Channel Staus Register

表**18-14** Channel Status Register

| ビット位置 | ビット名   | 意味                                                                                                                                                                                                                            |
|-------|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 31:17 | _      | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。                                                                                                                                                                                       |
| 16    | INTMSK | DMAEND[n]割り込み端子出力の一時マスク状態を表示します。         1: 一時マスク状態         0: 一時マスク解除状態                                                                                                                                                      |
|       |        | セット条件: SETINTMSK セット時(1) リセット条件: CLRINTMSK セット時(1) SWRST セット時(1)                                                                                                                                                              |
| 15:12 | _      | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。                                                                                                                                                                                       |
| 11    | MODE   | DMA Mode DMA モードを示します。CHCFG_n レジスタの DMS ビットの設定値を表示します。 0: レジスタ・モード 1: リンク・モード                                                                                                                                                 |
| 10    | DER    | Descriptor Error リードしたディスクリプタのバリッドがインバリッド(LV=0)であったことを示します(CHCFG_n レジスタの DIM のレベルには依存しません)。 0: Descriptor Error 未発生 1: Descriptor Error 発生 セット条件:                                                                             |
|       |        | リセット条件:<br>・SWRST セット時(1)                                                                                                                                                                                                     |
| 9     | DW     | Descriptor WriteBack<br>ディスクリプタ・ライト・バック状態であることを示します。また、ディスクリプタ・ライト・バック時にバス・エラーを受けた場合、1を保持します。<br>0: リンク・モードの header をライト・バック以外<br>1: (ER=0 時)<br>リンク・モードの header をライト・バック中<br>(ER=1 時)<br>リンク・モードの header をライト・バック中にバス・エラーが発生 |
|       |        | セット条件: ・リンク・モードの header をライト・バック開始時 リセット条件: ・リンク・モードの header ライト・バックが OK レスポンスで終了 ・SWRST(CHCTRL_n)のセット(1)                                                                                                                     |
| 8     | DL     | Descriptor Load<br>ディスクリプタ・ロード状態であることを示します。また、ディスクリプタ・ロード時にバス・エラー                                                                                                                                                             |

|   | 1        |                                                                                                        |
|---|----------|--------------------------------------------------------------------------------------------------------|
|   |          | を受けた場合、1 を保持します。<br>0:ディスクリプタ・ロード以外                                                                    |
|   |          | 1 : (ER=0 時)                                                                                           |
|   |          | リンク・モードのディスクリプタ・ロード中<br>(ER=1 時)                                                                       |
|   |          | リンク・モードのディスクリプタ・ロード中にバス・エラーが発生                                                                         |
|   |          | セット条件:                                                                                                 |
|   |          | ・リンク・モードのディスクリプタ・ロード開始時<br>リセット条件:                                                                     |
|   |          | ・リンク・モードのディスクリプタ・ロードが OK レスポンスで終了<br>・SWRST(CHCTRL_n)のセット(1)                                           |
| 7 | SR       | Selected Register Set<br>レジスタ・モード時,選択しているレジスタ・セットを示します。                                                |
|   |          | 0: Next0 Register Set                                                                                  |
|   |          | 1 : Next1 Register Set                                                                                 |
|   |          | セット条件:                                                                                                 |
|   |          | ・RSEL セット時(1)                                                                                          |
|   |          | リセット条件 :<br>  ・RSEL セット時(0)                                                                            |
| 6 | TC       | Terminal Count                                                                                         |
|   |          | DMA トランザクションが完了したことを示すステータス・ビットです。CHCFG_n レジスタの TCM=0 の場合のみセットされます。                                    |
|   |          | 0 : DMA 転送未了                                                                                           |
|   |          | 1:DMA 転送完了                                                                                             |
|   |          | セット条件:                                                                                                 |
|   |          | ・レジスタ・モードで、CRTB レジスタに設定された総転送バイト数分の転送が終了した場合<br>・リンク・モードで、ディスクリプタの headerの WBD=1 で、CRTB レジスタに設定された総転送バ |
|   |          | イト数分の転送が終了した場合                                                                                         |
|   |          | ・リンク・モードで、ディスクリプタの header の WBD=0 で、ディスクリプタ・ライト・バックが<br>終了した場合                                         |
|   |          | クリア条件:                                                                                                 |
|   |          | ・CLRTC(CHCTRL_n)のビット(1)                                                                                |
| 5 | END      | ・SWRST(CHCTRL_n)のセット(1) DMAEND Interrupted                                                             |
|   |          | DMA トランザクションが完了し,DMAEND 割り込みが発生したことを示すビットです。<br>0:DMA 転送未了                                             |
|   |          | 1:DMA 転送未了                                                                                             |
|   |          | セット条件:                                                                                                 |
|   |          | ・TC ビットのセット条件,かつ CHCFG_n レジスタの DEM=0 の場合                                                               |
|   |          | ・リンク・モードで、ディスクリプタ READ 時に、header の LV=0、かつ DIM=0 の場合                                                   |
|   |          | クリア条件: ・CLREND(CHCTRL_n)のセット(1)                                                                        |
|   |          | ・SWRST(CHCTRL_n)のセット(1)                                                                                |
| 4 | ER       | Error bit<br>  DMA 転送中に,ERROR レスポンスを受け,DMAERR 割り込みが発生したことを示します。                                        |
|   |          | 0: ERROR レスポンスを受けていない                                                                                  |
|   |          | 1:ERROR レスポンスを受けた                                                                                      |
|   |          | セット条件:                                                                                                 |
|   |          | ・バス・サイクルでエラー・レスポンスを受けた場合<br>クリア条件:                                                                     |
|   |          | ・SWRST(CHCTRL_n)のセット(1)                                                                                |
| 3 | SUS      | Suspend<br>チャネルが一時停止状態にあることを示すビットです。                                                                   |
|   |          | 0 : Channel_n が一時停止状態でない                                                                               |
|   |          | 1:Channel_n が一時停止中                                                                                     |
|   |          | セット条件:                                                                                                 |
|   |          | ・Channel_n の DMA 転送実行中に SETSUS をセット(1)し、内部が SUSPEND 状態になった場合。<br>クリア条件:                                |
|   |          | ・CLRSUS をセット(1)                                                                                        |
| 2 | TACT     | ・CLREN をセット(1) Transaction Active                                                                      |
|   | IACI     | DMAC が動作中であることを示すビットです。チャネルが完全に停止していることを確認するための                                                        |
|   |          | ビットです。<br>0 : Channel n の DMA が停止状態                                                                    |
|   |          | 0: Channel_nのDMAが导生状態<br>1: Channel_nのDMAが動作中                                                          |
|   | <u> </u> |                                                                                                        |

|      | セット条件: ・Channel_n の DMA トランザクション開始時 クリア条件: ・DMA トランザクション完了時                                                                                                                                                                                                                                                                               |
|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| RQST | Request<br>転送要求を受け付けていることを示すビットです。<br>0: DMA 転送要求を受けていない<br>1: DMA 転送要求を受けている<br>セット条件:<br>・STG ビットをセット(1)                                                                                                                                                                                                                                |
|      | ・CHCFG_n レジスタで設定した DMAREQ 端子から、転送要求を受け付けた場合クリア条件: ・SWRST(CHCTRL_n)のセット(1) ・CLRRQ(CHCTRL_n)のセット(1) ・シングル転送 (TM=0) モードで、REQD で指定した側の転送実行時・レジスタ・モードで、全ての DMA トランザクションが完了した場合(REN=0 でトランザクション完了) ・リンク・モードで、最後のディスクリプタ(LE=1)の DMA 転送を終了した場合・リンク・モードで、ディスクリプタ読み込みで停止(LV=0)した場合・リンク・モードで、DEM=0 の状態で、DMA トランザクションを終了した場合・マスタ・インタフェースがパス・エラーを受けた場合 |
| EN   | Enable DMA チャネル n の動作許可/停止状態を表示します。                                                                                                                                                                                                                                                                                                       |
|      |                                                                                                                                                                                                                                                                                                                                           |

- 1. ER ビットがセットされた転送は、その一連の転送が無効であるものとして処理して下さい。
- 2. DMA トランザクションを中断する場合は、転送要求をマスクおよびクリアするか、イネーブルをクリアすることで行って下さい(手順は 8.10.3 節に従って下さい)。

## 注意

- 3. 同一のチャネルに対して DMA 転送要求端子 (DMAREQ[n]) 入力による転送要求と、ソフトウェアによる転送要求 (STG ビットのセット) を併用した場合、有効となった起動要因の特定はできません。システムで、いずれかの転送要求のみ使用するようにして下さい。
- 4. ソフトウェアによる転送要求を行う場合、前回要求した DMA 転送動作が完了(Current Register などで確認)してから、次の STG ビット操作を行って下さい。

## 18.2.5.2 Channel Control Register n (CHCTRL\_n)

DMA チャネル n の DMA 転送動作を制御するレジスタです(n = 3-0)。

|          |       |     | R    |   |     |     |     |     |       | R/W    | R/W      |
|----------|-------|-----|------|---|-----|-----|-----|-----|-------|--------|----------|
|          |       | 31  | :18  |   |     |     |     |     |       | 17     | 16       |
| CHCTRL_n |       | -   | _    |   |     |     |     |     |       | CLR    | SETINTMS |
|          |       |     |      |   |     |     |     |     |       | INT    | K        |
|          |       |     |      |   |     |     |     |     |       | MS     |          |
|          |       |     |      |   |     |     |     |     |       | K      |          |
|          |       |     |      |   |     |     |     |     |       |        |          |
|          | R     | R/W | R/W  | R | R/W | R/W | R/W | R/W | R/W   | R/W    | R/W      |
|          | 15:10 | 9   | 8    | 7 | 6   | 5   | 4   | 3   | 2     | 1      | 0        |
|          | _     | CLR | SETS | _ | CLR | CLR | CLR | SW  | STG   | CLR    | SETEN    |
|          |       | SUS | US   |   | TC  | EN  | RQ  | RST |       | EN     |          |
|          |       |     |      |   |     | D   |     |     |       |        |          |
|          |       |     |      |   |     |     |     |     |       |        | <u> </u> |
|          |       |     |      |   |     |     | アド  | レス  | CHnB  | ase+6F | EE_0028H |
|          |       |     |      |   |     |     |     | 明値  | 0000_ | H0000  |          |

図18-10 Channel Control Register

表 18-15 Channel Control Register

| ビット位置 | ビット名      | 意味                                                                                         |
|-------|-----------|--------------------------------------------------------------------------------------------|
| 31:18 |           | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。                                                    |
| 17    | CLRINTMSK | このビットをセットすることで,DMAEND[n]端子出力をマスクする状態を解除します。また,                                             |
|       |           | CHSTATn レジスタの INTMSK ビットが 0 となります。                                                         |
|       |           | DCTRL レジスタの LVINT=1,CHSTAT_n レジスタの END=1 の状態でマスクを解除した場合,                                   |
|       |           | DMAEND[n]端子出力がアクティブになります。(LVINT=0の場合は,アクティブにはなりません。)                                       |
|       |           | リードをすると0が読めます。                                                                             |
|       |           | 1 : SETINTMSK でセットしたマスクを解除します。                                                             |
|       |           | 0:動作に影響を与えません。                                                                             |
| 16    | SETINTMSK | このビットをセットすることで、DMAEND[n]端子出力を一時的にマスクする状態となります。また、                                          |
|       |           | CHSTAIn レジスタの INTMSK ビットが 1 となります。                                                         |
|       |           | リードをすると0が読めます。                                                                             |
|       |           | 1 : DMAEND[n]をマスクします。                                                                      |
|       |           | 0:動作に影響を与えません。                                                                             |
| 15:10 | _         | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。                                                    |
| 9     | CLRSUS    | Clear Suspend                                                                              |
|       |           | 一時停止状態を解除します。CHSTAT_n レジスタの SUS が 1 のときに、このビットを 1 にセットす                                    |
|       |           | ると、一時停止状態を解除することができます。                                                                     |
|       |           | このビットをリードすると0が読めます。                                                                        |
|       |           | 1:実行中の DMA 転送の一時停止解除                                                                       |
|       |           | 0:動作に影響を与えません。                                                                             |
| 8     | SETSUS    | Set Suspend                                                                                |
|       |           | 実行中の DMA 転送を一時停止します。CHSTAT_n レジスタの EN が 1 のときに、このビットを 1                                    |
|       |           | にセットすると、実行中の DMA 転送を一時停止させることができます。                                                        |
|       |           | このビットをリードするとのが読めます。                                                                        |
|       |           | 1:実行中の DMA 転送の一時停止                                                                         |
|       |           | 0:動作に影響を与えません。                                                                             |
| 7     | _         | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。                                                    |
| 6     | CLRTC     |                                                                                            |
|       |           | このビットをセットすることで、CHSTAT_n レジスタの TC ビットのクリアを行うことができます。                                        |
|       |           | このビットをリードすると0が読めます。                                                                        |
|       |           | 1:TC ビットのクリア                                                                               |
| 5     | CLDEVID   | 0:動作に影響を与えません。                                                                             |
| ٥     | CLREND    | │ Clear End bit<br>│ このビットをセットすることで, CHSTAT_n レジスタの END ビットのクリアを行うことができます。│                |
|       |           | このピットをセットすることで、CRSTAI_IT レンスタのEND ピットのグリアを行うことができます。 <br>  また,DMAEND 割り込み端子をロウ・レベルにクリアします。 |
|       |           | また、DMACNU 割り込み端子をロゾ・レヘルにクリアします。<br>  このビットをリードすると 0 が読めます。                                 |
|       |           | このピットをリートするとしか読めます。<br>  1:END ビットのクリア                                                     |
|       |           | 0:動作に影響を与えません。                                                                             |
| 4     | CLRRQ     | 0. 到下に影音を子えるとん。<br>Clear Request bit                                                       |
|       | CLINIQ    | Clour request on                                                                           |

|   |       | このビットをセットすることで、CHSTAT n レジスタの RQST ビットのクリアを行うことができま    |
|---|-------|--------------------------------------------------------|
|   |       | す。                                                     |
|   |       |                                                        |
|   |       | 1: ROST ビットのクリア                                        |
|   |       | 0:動作に影響を与えません。                                         |
| 3 | SWRST | Software Reset                                         |
|   |       | このビットをセットすることで、ステータス・レジスタをクリアすることができます。このビット           |
|   |       | のセットは,EN ビットが 0 かつ TACT ビットが 0 のときに行って下さい。             |
|   |       | このビットをリードすると0が読めます。                                    |
|   |       | 1:チャネル・ステータス・レジスタのリセット                                 |
|   |       | 0:動作に影響を与えません。                                         |
| 2 | STG   | Software Trigger                                       |
|   |       | このビットをセットすることで、内部転送要求をセットします(ソフト起動)。SWRST ビットと同        |
|   |       | 時にセットした場合には、SWRST ビットによるクリアが優先されます。                    |
|   |       | このビットをリードすると 0 が読めます。                                  |
|   |       | 1:ソフトウェアによる転送要求のセット(RQST ビットをセット)                      |
|   |       | 0:動作に影響を与えません。                                         |
| 1 | CLREN | Clear Enable                                           |
|   |       | このビットをセットすることで, EN ビットのクリアを行うことができます (詳細は 8.10.3 節参照)。 |
|   |       | このビットをリードすると ○ が読めます。                                  |
|   |       | 1:DMA 転送の停止(EN ビットをクリア)                                |
|   |       | 0:動作に影響を与えません。                                         |
| 0 | SETEN | Set Enable                                             |
|   |       | DMA チャネル n の DMA 転送の許可を設定します。SWRST ビットと同時にセットした場合には,   |
|   |       | SWRST ビットによるクリアが優先され、転送は開始しません。                        |
|   |       | このビットをリードすると0が読めます。                                    |
|   |       | 1:DMA 転送の許可(EN ビットをセット)                                |
|   |       | 0:動作に影響を与えません。                                         |

# 18.2.5.3 Channel Configuration Register n (CHCFG\_n)

DMA チャネル n の DMA 転送動作を制御するレジスタです(n=3-0)。

|             | R/W<br>31 | R/W<br>30 | R/W<br>29 | R/W<br>28 | R/W<br>27 | R<br>26 | R/W<br>25   | R/W<br>24 | R<br>23    | R/W<br>22 | R/W<br>21 | R/W<br>20 |                  | R/W<br>19:16 | <u>-</u> |
|-------------|-----------|-----------|-----------|-----------|-----------|---------|-------------|-----------|------------|-----------|-----------|-----------|------------------|--------------|----------|
| CHCFG_<br>n | DM<br>S   | RE<br>N   | RS<br>W   | RSE<br>L  | SBE       | _       | TC<br>M     | DE<br>M   | ı          | TM        | DA<br>D   | SA<br>D   |                  | DD\$         |          |
|             |           | R/        | W:12      |           | R<br>11   |         | R/W<br>10:8 |           | R<br>7     | R/W       | R/W<br>5  | R/W<br>4  | R/W<br>3         | R/W<br>2:0   |          |
|             |           | SE        |           |           | _         |         | AM          |           |            | LVL       | HIE<br>N  | LO<br>EN  | RE<br>QD         | SEL          |          |
|             |           |           |           |           |           | •       |             |           | アドI<br>初期( |           |           |           | 3ase+6<br>_0000H | FEE_02CH     |          |

図18-11 Channel Configuration Register

表18-16 Channel Configuration Register

| ビット位置 | ビット名 | 意味                                                  |
|-------|------|-----------------------------------------------------|
| 31    | DMS  | DMA Mode Select                                     |
|       |      | DMA モードを設定します。                                      |
|       |      | 0:レジスタ・モード(初期値)                                     |
|       |      | 1: リンク・モード                                          |
| 30    | REN  | Register Set Enable                                 |
|       |      | DMA トランザクション完了後に、続けて、RSEL で選択されている Next レジスタ・セット    |
|       |      | で DMA 転送を行います。このビットはレジスタ・モード時のみ有効です。                |
|       |      | 0:続けて実行しない。                                         |
|       |      | 1:続けて実行する。                                          |
|       |      |                                                     |
|       |      | セット条件                                               |
|       |      | 本ビットへ↑をライト                                          |
|       |      | クリア条件                                               |
|       |      | 本ビットへ 0 をライト                                        |
|       |      | REN=1 で DMA トランザクション完了時                             |
| 29    | RSW  | Register Select Switch                              |
|       |      | DMA トランザクション終了後に、RSEL を自動で反転します。このビットはレジスタ・モー       |
|       |      | ド時のみ有効です。                                           |
|       |      | 0:DMA トランザクション完了後に RSEL を反転しない(初期値)                 |
|       |      | 1:DMA トランザクション完了後に RSEL を反転する                       |
| 28    | RSEL | Register Set Select                                 |
|       |      | 次に実行する Next レジスタ・セットを選択します。このビットはレジスタ・モード時のみ        |
|       |      | 有効です。                                               |
|       |      | RSW=1 の場合、DMA トランザクション完了時に自動的に反転します。                |
|       |      | 0 : Next0 Register Set を実行する(初期値)                   |
|       |      | 1: Next1 Register Set を実行する                         |
|       |      |                                                     |
|       |      | 遷移条件:                                               |
|       |      | RSW=1 で DMA トランザクション完了時                             |
| 27    | SBE  | Sweep Buffer Enable                                 |
|       |      | DMA トランザクション中にイネーブルを O にクリアした場合,すでにリードしてバッファ        |
|       |      | に取り込んでいるデータを掃き出して(ライトして)停止するか否かを選択します。              |
|       |      | REQD=0 の場合のみ、掃き出しモードを使用することができます。                   |
|       |      | 0:バッファの掃き出しをしないで転送中止(初期値)                           |
|       |      | 1:バッファの掃き出しをして転送中止                                  |
| 26    | _    | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。             |
| 25    | TCM  | DMATCO Mask                                         |
|       |      | DMATCO[n]割り込み端子出力をマスクします。                           |
|       |      | DMATCO[n]割り込みの出力タイミングでこのビットが 1 だった場合, DMATCO[n]をアサー |
|       |      | トしません。このとき,TCM は自動的に 0 クリアされます                      |
|       |      | ソフトウェアによる DMA 転送の制御を行う場合に使用して下さい。                   |
|       |      | 0:マスクしない(初期値)                                       |
|       |      | 1:マスクする                                             |
|       |      |                                                     |
|       |      | クリア条件:                                              |
|       |      | TCM=1 で DMA トランザクション完了時                             |
| 24    | DEM  | DMAEND Mask                                         |
|       |      | レジスタ・モードの転送時に DMAEND[m] (m : SEL によりセレクトした端子)割り込み端子 |
|       | •    |                                                     |

|       | 1        |                                                  |                         |  |
|-------|----------|--------------------------------------------------|-------------------------|--|
|       |          | 出力をマスクします。                                       |                         |  |
|       |          | DMAEND 割り込みの出力タイミングでこのビットが 1 だった場合,DMAEND[m]をアサー |                         |  |
|       |          | トしません。このとき,DEM は自動的に 0 クリアされます。                  |                         |  |
|       |          | 0:マスクしない(初期値)                                    |                         |  |
|       |          | 1:マスクする                                          |                         |  |
|       |          |                                                  |                         |  |
|       |          | クリア条件:                                           |                         |  |
|       |          | DEM=1 で DMA トランザクション完了時                          |                         |  |
| 23    | _        |                                                  | 下さい。読み出すと0が読めます。        |  |
| 22    | TM       | Transfer Mode                                    | . 「こい。別の万田 すこ ○ からにのよう。 |  |
| 22    | 1771     | Transfer Mode<br>DMA 転送モードを設定します。                |                         |  |
|       |          | 0:シングル転送モード(初期                                   | <b>5</b> )              |  |
|       |          |                                                  | <b>旦</b> /              |  |
|       | 5.15     | 1:ブロック転送モード                                      |                         |  |
| 21    | DAD      | DMA チャネル n の転送先アドレ                               | くのカウント万向を設定します。         |  |
|       |          | 0:インクリメント(初期値)                                   |                         |  |
|       |          | 1:固定                                             |                         |  |
|       |          |                                                  |                         |  |
|       |          | ディスティネーション側で SKIP モードを使う場合,またはディスティネーション側がビー     |                         |  |
|       |          | ト・アンアラインの場合, DAD=                                | (固定)は指定しないで下さい。         |  |
| 20    | SAD      | DMA チャネル n の転送元アドレ                               | スのカウント方向を設定します。         |  |
|       |          | 0:インクリメント(初期値)                                   |                         |  |
|       |          | ]:固定                                             |                         |  |
|       |          |                                                  |                         |  |
|       |          | ソース側で SKIP モードを使う場合                              | 、またはソース側がビート・アンアラインの場合、 |  |
|       |          | SAD=1(固定)は指定しないで下さ                               |                         |  |
| 19:16 | DDS[3:0] | Destination Data Size                            | , 6                     |  |
| 17.10 | DD3[3.0] | DMA トランスファ・サイズを設定                                | 21 ‡ <del>*</del>       |  |
|       |          | 設定値 サイズ 備考                                       |                         |  |
|       |          |                                                  | *                       |  |
|       |          | 0000 8ビット 初期・                                    | <u> </u>                |  |
|       |          | 0001 16ビット                                       |                         |  |
|       |          | 0010 32 ビット                                      |                         |  |
|       |          | 0011 64 ビット                                      |                         |  |
|       |          | 0100 128 ビット                                     |                         |  |
|       |          | 0101 256 ビット                                     |                         |  |
|       |          | L L L L L L L L L L L L L L L L L L L            | ファ段数 8. 16 の場合のみ設定可。    |  |
|       |          |                                                  | ファ段数4の場合は設定禁止。          |  |
|       |          |                                                  | ファ段数 16 の場合のみ設定可。       |  |
|       |          |                                                  | ファ段数4.8の場合は設定禁止。        |  |
|       |          | 上記以外 — 設定                                        |                         |  |
|       |          | 工能以外                                             | ж.ш.                    |  |
|       |          |                                                  |                         |  |
| 15:12 | CDC13·01 | Source Data Size                                 |                         |  |
| 13.12 | SDS[3:0] | DMA トランスファ・サイズを設定                                | 21 ##                   |  |
|       |          |                                                  |                         |  |
|       |          |                                                  | +                       |  |
|       |          | 0000 8ビット 初期                                     | <u>B</u>                |  |
|       |          | 0001 16ビット                                       |                         |  |
|       |          | 0010 32 ビット                                      |                         |  |
|       |          | 0011 64 ビット                                      |                         |  |
|       |          | 0100 128ビット                                      |                         |  |
|       |          | 0101 256 ビット                                     |                         |  |
|       |          | L L L L L L L L L L L L L L L L L L L            | ファ段数 8, 16 の場合のみ設定可。    |  |
|       |          |                                                  | ファ段数4の場合は設定禁止。          |  |
|       |          |                                                  | ファ段数 16 の場合のみ設定可。       |  |
|       |          |                                                  | ファ段数 10 の場合のの設定可。       |  |
|       |          |                                                  |                         |  |
|       |          | 上記以外 — 設定                                        | <b>₹</b> .              |  |
|       |          |                                                  |                         |  |
| 1.1   |          |                                                  |                         |  |
| 11    |          |                                                  | ∵下さい。読み出すと○が読めます。       |  |
| 10:8  | AM[2:0]  | ACK Mode                                         |                         |  |
|       |          | DMAACK[n]出力モードを設定します。                            |                         |  |
|       |          | 000:パルス・モード(1クロック間アクティブ)(初期値)                    |                         |  |
|       |          | 001 : レベル・モード(選択された DMAREQ 入力がインアテクィブになるまでアクティブ) |                         |  |
|       |          | 01x : バス・サイクル・モード(DMA 転送がバス・サイクルの間アクティブ)         |                         |  |
|       |          | 1xx: DMAACK[n]を出力しない                             |                         |  |
| 7     |          | Reserved 領域です。0を設定して下さい。読み出すと0が読めます。             |                         |  |
| 6     | LVL      | Level                                            |                         |  |
|       | ]        |                                                  | はするかエッジで検出するかを選択します。    |  |
|       |          | 0:エッジで検出します(初期)                                  |                         |  |
|       |          | 1:レベルで検出します                                      |                         |  |
| 5     | LIIENI   |                                                  |                         |  |
| ı ə   | HIEN     | High Enable                                      |                         |  |

|     |      | DMA 要求を,        | 信号の High レベルか立ち上がりエッジで検                             | 出することを選択        | します。         |
|-----|------|-----------------|-----------------------------------------------------|-----------------|--------------|
|     |      | LVL=0 <b>の場</b> | 合:                                                  |                 |              |
|     |      | HIEN=1:         | 信号が立ち上がった場合要求があったと認識                                | します             |              |
|     |      | -               | 信号が立ち上がっても要求を認識しません(                                | 初期値)            |              |
|     |      | LVL=1 の場        | —                                                   |                 |              |
|     |      |                 | 信号が High の場合要求があったと認識します                            |                 |              |
|     |      |                 | 信号が High でも要求を認識しません(初期値                            | 直)              |              |
| 4   | LOEN | Low Enable      |                                                     |                 | 1- 1         |
|     |      |                 | 信号の Low レベルか立ち下がりエッジで検む                             | 出することを選択し       | <b>)ます</b> 。 |
|     |      | LVL=0 の場        | —                                                   | * 1 <del></del> |              |
|     |      |                 | : 信号が立ち下がった場合要求があったと認識                              |                 |              |
|     |      |                 | : 信号が立ち下がっても要求を認識しません                               | (初期111)         |              |
|     |      | LVL=1 の場        | 告:<br>: 信号が Low <b>の</b> 場合要求があったと認識しま <sup>・</sup> | <del></del>     |              |
|     |      |                 | :信号が LOW の場合要求があったと認識しま<br>:信号が LOW でも要求を認識しません(初期  | •               |              |
| 3   | REQD | Request Dire    |                                                     | <u> </u>        |              |
| 5   | REQU |                 | Ellon<br>異択した DMAREQ が、ソース側かディスティ                   | ・ネーション側のど       | ちらであるか       |
|     |      |                 | 。また、DMAACK がアクティブになるタイミ                             |                 |              |
|     |      |                 | . DMAACK はリード時にアクティブ(初期                             |                 | 121/100170   |
|     |      | 1:ディスラ          | ティネーション側、DMAACK はライト時にア                             | <br>クティブ        |              |
|     | SEL  | Terminal Sele   | ect                                                 |                 |              |
| 2:0 |      | 8本の DMAR        | EQ/DMAACK/DMATCO 信号から、1 本を選                         | 択します。           |              |
|     |      | SEL[2:0]        | 選択信号                                                |                 |              |
|     |      | 0:              | DMAREQ[0],DMAACK[0],DMATCO[0]                       | (初期値)           |              |
|     |      | 1:              | DMAREQ[1],DMAACK[1],DMATCO[1]                       |                 |              |
|     |      | 2:              | DMAREQ[2],DMAACK[2],DMATCO[2]                       |                 |              |
|     |      | 3:              | DMAREQ[3],DMAACK[3],DMATCO[3]                       |                 | 1            |
|     |      | 4:              | DMAREQ[4],DMAACK[4],DMATCO[4]                       |                 | 1            |
|     |      | 5:              | DMAREQ[5],DMAACK[5],DMATCO[5]                       |                 | 1            |
|     |      | 6:              | DMAREQ[6],DMAACK[6],DMATCO[6]                       |                 | 1            |
|     |      | 7:              | DMAREQ[7],DMAACK[7],DMATCO[7]                       |                 | 1            |

クロックの異なるマクロが DMA 転送対象であり、且つ DMAACK を必要とする場合、同期 注意 クロックの関係で DMAACK 信号をうまく受け取れない可能性があります。このような場合、 AM[2:0]を 001 または 010 に設定し、DMAACK が長くアクティブになるようにして下さい。

#### 18.2.5.4 Channel Interval Register n (CHITVL\_n)

DMA チャネル n の転送間隔を設定します。 (n = 3-0) 詳細は、"インターバル・カウント機能"を参照して下さい。

|          | R<br>31:16                                |  |
|----------|-------------------------------------------|--|
| CHITVL_n | -                                         |  |
|          | R/W                                       |  |
|          | 15:0                                      |  |
|          | ITVL                                      |  |
|          | アドレス CHnBase+6FEE_0030H<br>初期値 0000_0000H |  |

図 18-12 Channel Interval Register

CHnBase: チャネル 0=00H, チャネル 1=40H, チャネル 2=80H, チャネル 3=C0H

表 18-17 Channel Interval Register

| ビット位置 | ビット名 | 意味                                      |
|-------|------|-----------------------------------------|
| 31:16 | _    | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。 |
| 15:0  | ITVL | チャネル転送間隔を設定します。                         |

#### 18.2.5.5 Channel Extension Register n (CHEXT\_n)

DMA チャネル n の拡張用レジスタです(n = 3-0)。



図18-13 Channel Extension Register

表18-18 Channel Extension Register

| ビット位置 | ビット名     | 意味                                                                            |
|-------|----------|-------------------------------------------------------------------------------|
| 31:16 | _        | ○を設定して下さい。読み出すと○が読めます。                                                        |
| 15:12 | DCA[3:0] | Destination CACHE<br>DMA ライト・トランスファの CACHE[3:0]に出力する値を設定します。<br>初期値は 0000 です。 |
| 11    | _        | Reserved 領域です。0 を設定して下さい。初期値は0です。                                             |
| 10:8  | DPR[2:0] | Destination PROT DMA ライト・トランスファの PROT[2:0]に出力する値を設定します。<br>初期値は 000 です。       |
| 7:4   | SCA[3:0] | Source CACHE<br>DMA リード・トランスファの CACHE[3:0]に出力する値を設定します。<br>初期値は 0000 です。      |
| 3     | _        | Reserved 領域です。0 を設定して下さい。初期値は 0 です。                                           |
| 2:0   | SPR[2:0] | Source PROT<br>DMA リード・トランスファの PROT[2:0]に出力する値を設定します。<br>初期値は 000 です。         |

## 18.2.6 Link Register Set

リンク・モード時にリンク先を示すレジスタ・セットです。

## 18.2.6.1 Next Link Address Register n (NXLA\_n)

DMA チャネル n のリンク・アドレスを保持する 32 ビット・レジスタです (n = 3-0)。 リンク・モードについては、18.3.3を参照して下さい。



図 18-14 Next Link Address Register

CHnBase: チャネル 0=00H, チャネル 1=40H, チャネル 2=80H, チャネル 3=C0H

## 表 18-19 Next Link Address Register

| ビット位置 | ビット名 | 意味                                                           |
|-------|------|--------------------------------------------------------------|
| 31:0  | NXLA | リンク先のアドレスを設定します。下位 2 ビットは 0 でマスクされます。ワード・アラインされたアドレスのみ設定可能です |

## 18.2.6.2 Current Link Address Register n (CRLA\_n)

DMA チャネル n のリンク・アドレスを保持する 32 ビット・レジスタです(n = 3-0)。 リンク・モードについては、18.3.3を参照して下さい

|          | R     |      |                    |   |
|----------|-------|------|--------------------|---|
| 0.001.4  | 31:16 |      |                    | - |
| CRLA_n   | CRLA  |      |                    | J |
|          | R     |      |                    |   |
| <u> </u> | 15:0  |      |                    |   |
|          | CRLA  |      |                    |   |
| •        |       |      |                    |   |
|          |       | アドレス | CHnBase+6FEE_003CH |   |
|          |       | 初期値  | 0000_0000H         |   |

図 18-15 Current Link Address Register

表 18-20 Current Link Address Register

| ビット位置 | ビット名 | 意味                           |
|-------|------|------------------------------|
| 31:0  | CRLA | 現在実行しているディスクリプタのアドレスが表示されます。 |

# 18.2.7 DMA Register Set

以下のレジスタは、全チャネルに共通です。

## 18.2.7.1 DMA Control Register (DCTRL)

ディスクリプタ・アクセス時の転送タイプ、およびチャネル間のアービトレーションを設定します。



図 18-16 DMA Cotrol Register

## 表 18-21 DMA Control Register

| ビット位置 | ビット名  | 意味                                                 |
|-------|-------|----------------------------------------------------|
| 31:28 | LWCA  | Link WriteBack CACHE                               |
|       |       | リンク・モードのディスクリプタ・ライト・バック時に CACHE[3:0]に出力する値を設定します。  |
| 27    | _     | Reserved 領域です。0 を設定して下さい。初期値は0です。                  |
| 26:24 | LWPR  | Link WriteBack PROT                                |
|       |       | リンク・モードのディスクリプタ・ライト・バック時に MHPROT[2:0]に出力する値を設定します。 |
| 23:20 | LDCA  | Link Discripter CACHE                              |
|       |       | リンク・モードのディスクリプタ・ロード時に CACHE[3:0]に出力する値を設定します。      |
| 19    | _     | Reserved 領域です。0 を設定して下さい。初期値は0です。                  |
| 18:16 | LDPR  | Link Descriptor PROT                               |
|       |       | リンク・モードのディスクリプタ・ロード時に MHPROT[2:0]に出力する値を設定します。     |
| 15:2  | _     | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。            |
| 1     | LVINT | DMAEND[7:0], DMAERR をパルスで出力するか,レベルで出力するかを設定します。    |
|       |       | 〇:パルス出力(初期値)                                       |
|       |       | 1: レベル出力                                           |
| 0     | PR    | チャネル間の転送優先順位制御モードを設定します("18.4.2 DMA チャネルの優先順位制御"参  |
|       |       | 照)。                                                |
|       |       | 〇:固定優先順位モード(初期値)                                   |
|       |       | 1: ラウンドロビン・モード                                     |

## 18.2.7.2 DMA Status EN Register (DSTAT\_EN)

全チャネルの EN ビット状態を表示します。

このレジスタヘライトを行っても、各ビットの値は変化しません。



図 18-17 DMA Status EN Register

## 表 18-22 DMA Status EN Register

| ビット位置 | ビット名 | 意味                                      |
|-------|------|-----------------------------------------|
| 31:4  | _    | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。 |
| 3     | EN3  | DMA チャネル 3 の EN ビットの状態を表示します。           |
| 2     | EN2  | DMA チャネル 2 の EN ビットの状態を表示します。           |
| 1     | EN1  | DMA チャネル l の EN ビットの状態を表示します。           |
| 0     | EN0  | DMA チャネル 0 の EN ビットの状態を表示します。           |

## 18.2.7.3 DMA Status ER Register (DSTAT\_ER)

全チャネルの ER ビット状態を表示します。 このレジスタヘライトを行っても、各ビットの値は変化しません。



図 18-18 DMA Status ER Register

## 表 18-23 DMA Status ER Register

| ビット位置 | ビット名 | 意味                                      |
|-------|------|-----------------------------------------|
| 31:4  | _    | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。 |
| 3     | ER3  | DMA チャネル 3 の ER ビットの状態を表示します。           |
| 2     | ER2  | DMA チャネル 2 の ER ビットの状態を表示します。           |
| 1     | ER1  | DMA チャネル 1 の ER ビットの状態を表示します。           |
| 0     | ER0  | DMA チャネル 0 の ER ビットの状態を表示します。           |

# 18.2.7.4 DMA Status END Register (DSTAT\_END)

全チャネルの END ビット状態を表示します。 このレジスタヘライトを行っても、各ビットの値は変化しません。



図 18-19 DMA Status END Register

## 表 18-24 DMA Status END Register

| ビット位置 | ビット名 | 意味                                      |
|-------|------|-----------------------------------------|
| 31:4  | _    | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。 |
| 3     | END3 | DMA チャネル 3 の END ビットの状態を表示します。          |
| 2     | END2 | DMA チャネル 2 の END ビットの状態を表示します。          |
| 1     | END1 | DMA チャネル l の END ビットの状態を表示します。          |
| 0     | END0 | DMA チャネル 0 の END ビットの状態を表示します。          |

# 18.2.7.5 DMA Status TC Register (DSTAT\_TC)

全チャネルの TC ビット状態を表示します。 このレジスタヘライトを行っても、各ビットの値は変化しません。



図 18-20 DMA Status TC Register

## 表 18-25 DMA Status TC Register

| ビット位置 | ビット名 | 意味                                      |
|-------|------|-----------------------------------------|
| 31:4  | _    | Reserved 領域です。0 を設定して下さい。読み出すと 0 が読めます。 |
| 3     | TC3  | DMA チャネル 3 の TC ビットの状態を表示します。           |
| 2     | TC2  | DMA チャネル 2 の TC ビットの状態を表示します。           |
| 1     | TC1  | DMA チャネル 1 の TC ビットの状態を表示します。           |
| 0     | TC0  | DMA チャネル 0 の TC ビットの状態を表示します。           |

# 18.2.7.6 DMA Status SUS Register (DSTAT\_SUS)

全チャネルの SUS ビット状態を表示します。 このレジスタヘライトを行っても、各ビットの値は変化しません。



図 18-21 DMA Status SUS Register

表 18-26 DMA Status SUS Register

|       |      | 0                                    |
|-------|------|--------------------------------------|
| ビット位置 | ビット名 | 意味                                   |
| 31:4  | _    | Reserved 領域です。0を設定して下さい。読み出すと0が読めます。 |
| 3     | SUS3 | DMA チャネル 3 の SUS ビットの状態を表示します。       |
| 2     | SUS2 | DMA チャネル 2 の SUS ビットの状態を表示します。       |
| 1     | SUS1 | DMA チャネル 1 の SUS ビットの状態を表示します。       |
| 0     | SUSO | DMA チャネル 0 の SUS ビットの状態を表示します。       |

# 18.3 DMA モード

## 18.3.1 モード設定

**CHCFG\_n** レジスタの **DMS** フィールドにより、レジスタ・モードとリンク・モードを切り替えることができます。

表**18-27** DMA モード設定

| - 1 |         |          |                                                                                                         |
|-----|---------|----------|---------------------------------------------------------------------------------------------------------|
|     | DMS     | モード      | 説明                                                                                                      |
|     | (CHCFG) |          |                                                                                                         |
| -   | 0       | レジスタ・モード | Next Register Set に設定された値で DMA 転送を行います。                                                                 |
|     | 1       | リンク・モード  | ディスクリプタを Current レジスタにセットして,DMA 転送を実行します。ディスクリプタによる設定,またはコントロールレジスタで停止しない限り,ディスクリプタのロードと DMA 転送を繰り返します。 |

## 18.3.2 レジスタ・モード

レジスタ・モードは、内部レジスタに設定した値を用いて、DMA 転送を行います。

転送元アドレス, 転送先アドレス, 転送バイト数を 2 種類(NextO Register Set, Next1 Register Set)設定できます。使用する Next レジスタ・セットを選択して転送したり, 2 つの Next レジスタ・セットを連続して転送したりすることができます。



図 **18-22** Register 通常モード概要

上記の図は、Next0 を実行する場合(図上)と、Next1 を実行する場合(図下)を示しています。

## 18.3.2.1 動作フロー



図18-23 レジスタ・モードフロー

<レジスタ・モードフローの説明>

#### 1. チャネル設定 (set channel configuration)

Next0 または Next1 レジスタ・セット(転送先アドレス,転送元アドレス,総転送バイト数)を設定します。 Channel レジスタ・セットに DMA レジスタ・セット REQ, DMAACK,転送量等)を設定します。(18.4参照)

## 2. レジスタ・セットの選択 (register set selection)

EN=1 にすると、RSEL で選択した Next レジスタ・セットの設定値を Current レジスタ・セットにロードします。

## 3. DMA トランザクション (processing transaction)

設定した値に従って, DMA 転送を行います。転送の詳細については, 18.4を参照して下さい。

#### 4. DMAEND マスク (DMAEND mask)

CHCFG\_n の DEM ビットに設定した値に従って、 DMAEND のマスクを行います。 DEM=1 だった場合、 DMAEND を出力しません。またその直後、自動的に DEM を 0 クリアします。

## 5. DMATCO マスク (DMATCO mask)

**CHCFG\_n** の **TCO** ビットに設定された値に従って、**DMATCO** のマスクを行います。**TCM=1** だった場合、**TCO** を出力しません。また、その直後、自動的に **TCM** を 0 クリアします。

#### 6. レジスタ・セットの自動切換え (register set automatic change)

**CHCFG\_n** の RSW ビットに設定された値に従って、もう一方の Next レジスタ・セットを使用するかを決定します。

#### 7. 継続実行 (continuation execution)

**CHCFG\_n** の REN ビットに設定した値に従って、 **DMA** 転送を連続実行するかを決定します。 REN=1 だった場合、継続して実行します。また、その直後、自動的に REN を 0 クリアします。

# 18.3.2.2 レジスタ設定

### ○ レジスタ・モード設定

実行するレジスタ・セットを選択します。

表 18-28 レジスタ・モード設定

| 20 -0 -   | - 1 HX/C  |                           |
|-----------|-----------|---------------------------|
| DMS       | RSEL      | 説明                        |
| (CHCFG_n) | (CHCFG_n) |                           |
| 0         | 0         | Next0 Register Set を実行します |
|           | 1         | Next1 Register Set を実行します |

### ○ DMAEND マスク設定

レジスタ・セット毎に DMAEND をマスクすることができます。

表 18-29 DMAEND マスク設定

| 3 | ( 10 1) BITT ( 17 ) INC |                                     |    |  |
|---|-------------------------|-------------------------------------|----|--|
| I | DEM                     | 動作                                  | 備考 |  |
| l | (CHCFG_n)               |                                     |    |  |
|   | 0                       | DMA トランザクションが完了すると,DMAEND を発行します。   |    |  |
|   | 1                       | DMA トランザクションが完了しても, DMAEND を発行しません。 |    |  |
|   |                         | DMA トランザクション完了後に、DEM はハードウェアにより O   |    |  |
|   |                         | クリアされます。                            |    |  |

#### ○ DMATCO マスク設定

レジスタ・セット毎に DMATCO をマスクすることができます。

表 **18-30** DMATCO マスク設定

|   |           | –                                                                                   |    |
|---|-----------|-------------------------------------------------------------------------------------|----|
| Ī | TCM       | 動作                                                                                  | 備考 |
| L | (CHCFG_n) |                                                                                     |    |
| Ī | 0         | DMA トランザクションが完了すると、DMATCO を発行します。                                                   |    |
|   | 1         | DMA トランザクションが完了しても、DMATCO を発行しません。<br>DMA トランザクション完了後に、TCM はハードウェアにより 0<br>クリアされます。 |    |

#### ○ レジスタ・セット自動実行設定

DMA 転送後に自動的に選択されているレジスタ・セットの DMA トランザクションを実行します。

表 18-31 レジスタ・セット自動実行設定

| REN       | 動作                                 | 備考               |
|-----------|------------------------------------|------------------|
| (CHCFG_n) |                                    |                  |
| 0         | RSEL に設定されているレジスタ・セットの DMA トランザクショ | DMA トランザクションを1回実 |
|           | ンが完了すると,EN ビットをクリアして DMA 動作を終了します  | 行したい場合に設定して下さい。  |
| 1         | DMA トランザクション完了後に、続けて選択されているレジス     | 連続してレジスタ・セットの内容  |
|           | タ・セットの内容を DMA 転送します。連続転送が成立した場合,   | を実行したい場合に設定して下   |
|           | REN は 0 クリアされます。                   | さい。              |

# ○ レジスタ・セット自動切り替え設定

REN=1 の場合、DMA トランザクション完了後に自動的に次に実行するレジスタ・セットを切り替えることができます。

表 18-32 レジスタ・セット自動切り替え設定

| RSW<br>(CHCFG_n) | 動作                                                          | 備考                                             |
|------------------|-------------------------------------------------------------|------------------------------------------------|
| 0                | REN=1 かつ DMA トランザクション完了時に、レジスタ・セット<br>の切り替えを行いません。          | <ul><li>↑ つのレジスタ・セットのみを使う場合に設定して下さい。</li></ul> |
| 1                | REN=1 で DMA トランザクション完了時に、自動的に RSEL が反転して一方のレジスタ・セットが選択されます。 | レジスタ・セットを切り替える場合に<br>設定して下さい。                  |

# 18.3.2.3 設定例

### ○ Next0 レジスタ・セットのみを使用する場合

表 18-33 レジスタ・モード設定例 1

| DMS        | RSEL      | DEM       | TCM       | RSW       | REN       |
|------------|-----------|-----------|-----------|-----------|-----------|
| (CHCFG_n)  | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) |
| 0          | 0         | 0         | 0         | 0         | 0         |
| (レジスタ・モード) | (Next0)   | (マスクなし)   | (マスクなし)   | (スイッチなし)  | (連続実行なし)  |



図 18-24 レジスタ・モード設定例 1

- 1. EN=1 (SETEN=1) にセットし、NextO レジスタ・セットを Current レジスタ・セットにロードします。
- 2. Current レジスタ・セットと Channel レジスタ・セットの値によって DMA トランザクションを実行します。
- 3. DEM が 0 であるため、DMA トランザクション完了後に DMAEND を発行します。
- 4. TCM が 0 であるため、DMA トランザクション完了後に DMATCO を発行します。
- 5. REN が 0 であるため、EN を 0 クリアして終了します。

#### ○2つのレジスタ・セットを連続して使用する場合

表 18-34 レジスタ・セット自動実行設定

| DMS        | RSEL      | DEM       | TCM       | RSW       | REN       |
|------------|-----------|-----------|-----------|-----------|-----------|
| (CHCFG_n)  | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) |
| 0          | 0         | 1         | 0         | 1         | 1         |
| (レジスタ・モード) | (Next0)   | (マスクあり)   | (マスクなし)   | (スイッチあり)  | (連続実行あり)  |



図 18-25 レジスタ・モード設定例 2

- 1. EN=1 (SETEN=1) にセットし、NextO レジスタ・セットを Current レジスタ・セットにロードします。
- 2. Current レジスタ・セットと Channel レジスタ・セットの値によって DMA トランザクションを実行します。
- DEM が 1 であるため、DMA トランザクション完了後の DMAEND は出力しません。また自動的に DEM を 0 クリアします。
- **4. REN** が 1 であるため、継続実行します。また自動的に **REN** を **0** クリアします。
- 5. RSW が 1 であるため、次に実行するレジスタ・セットを切り替えます(RSEL= $0\rightarrow 1$ )。
- 6. Next1 レジスタ・セットを Current レジスタ・セットにロードします。
- 7. Current レジスタ・セットと Channel レジスタ・セットの値によって DMA トランザクションを実行します。
- 8. DEM が 0 であるため、トランザクション完了後に DMAEND を発行します。
- 9. TCM が 0 であるため、トランザクション完了後に DMATCO を発行します
- 10. REN が 0 であるため、EN を 0 クリアして終了します。

### 18.3.3 リンク・モード

リンク・モードは、外部の記憶領域に置かれたディスクリプタを設定値としてロードして、DMA トランザクションを実行するモードです。DMAC 内部にはチャネル毎に Next Link アドレスと Current Link アドレスがあり、それぞれ、次に実行するディスクリプタ・アドレスの設定と、現在実行中の DMA トランザクションのディスクリプタ・アドレスの表示に使用します。



図18-26 リンク・モード概要

# 18.3.3.1 動作フロー



図18-27 リンク・モードのフロー

<リンク・モードフローの説明>

#### 1. チャネル設定

NXLA\_n にリンク先の先頭アドレスを設定します。

#### 2. リンク・アドレス更新

EN=1(SETEN を 1 にセット)にすると NXLA n に設定した Link アドレスを CRLA n にロードされます。

#### 3. ディスクリプタ読み出しと header 判定

ディスクリプタ・ロードを開始し、DMAC は header の内容を確認します。LV=0 の場合は、ディスクリプタを読み捨て、DER=1 になり終了状態(EN=0)になります。このとき、header 内の DIM が 0 ならば、DMAENDが発行されます。

#### 4. ディスクリプタ設定

ロードしたディスクリプタを Current レジスタ・セットと, Channel レジスタ・セットに設定します。また, NXLA n に次のリンク先を設定します。

#### 5. DMA トランザクション

設定された値に従って、DMA トランザクションを実行します。

#### 6. header 書き戻し(ライト・バック)

header の WBD=0 の場合、DMA が header の LV ビットを 0 として header を書き戻します。

#### 7. DMAEND マスク

**CHCFG\_n** の **DEM** ビットが **0** の場合, **DMAEND** を発行します。

#### 8. DMATCO マスク

**CHCFG\_n** の **TCM** ビットが **0** の場合, **DMATCO** を発行します。

#### 9. リンク終了判定

header の LE=1 の場合, ディスクリプタ設定での転送後, TCO を発行 (CHCFG\_n でマスク可)し, EN を 0 クリアして終了します。LE=0 の場合は, Current レジスタを更新し, 次のディスクリプタ・ロードを開始します。

### 18.3.3.2 レジスタ設定

#### ○ リンク・モード設定

リンク・モードを使用する場合は、CHCFG\_nレジスタのDMSビットを1に設定して下さい。

表 18-35 リンク・モード設定

| DMS       | 説明                               |
|-----------|----------------------------------|
| (CHCFG_n) |                                  |
| 1         | リンク・モードで動作します。                   |
|           | ディスクリプタによって、このビットを書き換えることはできません。 |

#### ○ LINK アドレス設定

リンク先を示すレジスタとして、Next Link アドレス・レジスタと Current Link アドレス・レジスタがあります。 リンク・モードを開始する際には、Next Link アドレス・レジスタにリンク先を設定して下さい。

**Next Link** アドレスは、ディスクリプタ・ロード後に、次のリンク先を示します。また、**Current Link** アドレス は現在実行中のリンク・アドレスを示しています。

表 18-36 Link アドレスレジスタ・セット

| レジスタ                          | 説明                                   |
|-------------------------------|--------------------------------------|
| Next Link Address Register    | 次のリンク先の設定、および表示を行います。リンク・モード開始前に、このレ |
| (NXLA_n)                      | ジスタにリンク先のアドレスを設定して下さい。               |
| Current Link Address Register | 現在実行中のリンク先を表示します。このレジスタは読み出しのみ可能です。  |
| (CRLA_n)                      |                                      |

#### 注意)

リンク・モードでは、ディスクリプタ・リードにより設定を変更することができますが、設定の変更タイミングとハードウェア・リクエストとの同期は取ることはできません。このため、ハードウェア・リクエストを使う場合、イネーブルをセットする前に CHCFG\_n レジスタの AM, LVL, HIEN, LOEN, SEL を設定し、かつディスクリプタ中でこれらの設定ビットを変更しないようにして下さい。

## 18.3.3.3 ディスクリプタ設定

リンク先のアドレスには、以下の順で、ディスクリプタを準備して下さい。 DMAC はディスクリプタをバーストでリードします。

### ○ ディスクリプタ並び

表 18-37 ディスクリプタ設定並び

| X 10 00 7 1707 77 10 10 10 10 10 10 10 10 10 10 10 10 10 |                     |                    |  |  |
|----------------------------------------------------------|---------------------|--------------------|--|--|
| アドレス                                                     | データ                 | 備考                 |  |  |
| LinkAddress + 00H                                        | header              |                    |  |  |
| LinkAddress + 04H                                        | Source Address      |                    |  |  |
| LinkAddress + 08H                                        | Destination Address |                    |  |  |
| LinkAddress + 0CH                                        | Transaction Byte    |                    |  |  |
| LinkAddress + 10H                                        | Config              | レジスタ・モードの設定はできません。 |  |  |
| LinkAddress + 14H                                        | Interval            |                    |  |  |
| LinkAddress + 18H                                        | Extension           | <u> </u>           |  |  |
| LinkAddress + 1CH                                        | Next Link Address   | <u> </u>           |  |  |

備考:リンク先には、32bit 境界にアラインされているアドレスを設定して下さい

#### O headr

headr は以下に示すように、ディスクリプタの状態を表します。

この領域は、リンク・モードでの DMA 転送開始前に、DMAC によってリードされます。また、DMA トランザクション終了後に、転送状況が DMAC によってライト・バックされます。



header リード時、WBD=0 ならば、本ディスクリプタに従った DMA トランザクションが終了した後、DMAC はこの 4Byte 領域に対しライト・バックを行います。ライト・バックするデータは、LV は 0、その他の値は header リード時の値です。

図18-28 header 領域

表 18-38 header 領域

| ビット位置 | ビット名 | 意味                                                                                                                                                 |  |
|-------|------|----------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 31:4  | _    | _                                                                                                                                                  |  |
| 3     | DIM  | Descriptor Interrupt Mask header ロード時に LV=0 だった場合, DMAEND のマスクの有無を設定します。 0:DMAEND を発行する。 1:DMAEND を発行しない。                                          |  |
| 2     | WBD  | Write Back Disable LV ビットのライト・バック実行をマスクします。このビットが 1 である場合、 DMAC は書き戻す動作を行いません。 0:LV ビットを 0 に書き戻す。 1:LV ビットを書き戻さない。                                 |  |
| 1     | LE   | Link End このディスクリプタの DMA トランザクションでリンクが終了することを示します。 リンクの最後を示す場合にこのビットを 1 に設定して下さい。 0:リンク継続 1:リンク終了                                                   |  |
| 0     | LV   | Link Valid このディスクリプタが有効であることを示します。 このビットは WBD=0 の場合、DMAC がディスクリプタに書かれた DMA トランザクション実行後に 0 を書き込みます。header 設定時には 1 を設定して下さい。 0:ディスクリプタ無効 1:ディスクリプタ有効 |  |

## ○ header 以外のディスクリプタの設定

header 以外のディスクリプタの各データは、内蔵レジスタの仕様と同じです(ただし CHCFG\_n レジスタの DMS ビットはディスクリプタで書き換えることはできません。)。内蔵レジスタの仕様は18.2を参照して下さい。

## ○ ディスクリプタ・アクセス時の AXI 設定

ディスクリプタのアクセス時の PROT, CACHE 設定はDMA Control Register (DCTRL)の LWCA, LWPR, LDCA, LDPR に設定することができます。ディスクリプタが準備されているアクセス先に応じて、設定して下さい。

## ○ ディスクリプタ領域と DMA 転送領域

以下に、DMAC がアクセスする、ディスクリプタ領域と DMA 転送領域の概略を示します。



図 18-29 ディスクリプタ領域と DMA 転送領域の概略

①ディスクリプタ・**リード** 

内蔵の Next Link Address レジスタに設定した値を、Current Link Address レジスタにロードし、Current Link Address レジスタの指し示す外部メモリ空間(descriptor1)から、ディスクリプタをリード

②DMA 転送

ディスクリプタの header 中の LV=1 だったならば、ディスクリプタ情報に従い、DMA 転送を実行

③ディスクリプタ・ライト・バック

設定バイト数 DMA 転送後, header 中の WBD=0 だったならば, descriptor1 の header に対し, LV は  $\mathbf{0}$ , その他のフィールドは $\mathbf{1}$ でリードした値をデータとして, ワード・サイズでのライト・バックを実行。

④ディスクリプタ・リード

前回 (①) リードしたディスクリプタの header 中の LE=0 だったならば、ディスクリプタ中の Next Link Address で示されるアドレス(descriptor2)から、次のディスクリプタをリード。

⑤DMA 転送

ディスクリプタの header 中の LV=1 だったならば、ディスクリプタ情報に従い、DMA 転送を実行

⑥ディスクリプタ・ライト・バック

設定バイト数 DMA 転送後,header 中の WBD=0 だったならば,descriptor2 の header に対し,LV は  $\mathbf{0}$ ,その他のフィールドは $\mathbf{4}$ でリードした値をライト・データとして,ワード・サイズでのライト・バックを実行。

以降4~6の繰り返し

header 中の LE=1, WBD=0 だったならば、そのディスクリプタ設定での DMA 転送、および header の LV ビットに 0 をライト・バックして終了。

header 中の LE=1, WBD=1 だったならば、そのディスクリプタ設定での DMA 転送を行って終了(ライト・バックは行わない)。

header 中の LV=0 だったならば停止(DMA 転送は行わない)。

## 18.3.3.4 ディスクリプタ構成例

リンク・モードでは、ディスクリプタを以下のように構成することが可能です。



図18-30 ディスクリプタ構成例

#### ・リスト構成

最後のディスクリプタの header にある LE ビットを 1 に設定することで、リンクを終了します。

#### ・ループ構成

最後のディスクリプタのリンク先を、前のディスクリプタのアドレスに設定することで、ディスクリプタをループ構成とする事ができます。ループを終了するためには、DMACがディスクリプタ・リードする前に header の LE ビットを 1 に書き換えるか、転送中断手順に従って停止して下さい。

## 18.4 DMA 転送

本章では、DMA 転送の基本動作について説明をします。

### 18.4.1 転送モード

転送モードは、シングル転送モードとブロック転送モードをサポートしています。

モードの選択は、チャネル毎に CHCFG\_n の TM ビットで設定して下さい。

シングル転送モードは、DMAREQn入力を使用した通常のDMA転送で使用し、ブロック転送モードは、ソフトウェアによる起動でメモリ-メモリ間転送等を行う際に使用して下さい。

表 18-39 基本転送設定

| 転送モード  | TM        | 機能                                | 用途              |
|--------|-----------|-----------------------------------|-----------------|
|        | (CHCFG_n) |                                   |                 |
| シングル転送 | 0         | 1回の DMAREQ に対して、1回の DMA トランスファを実行 | DMAREQ 入力を使用した  |
|        |           | します。                              | DMA 転送に使用して下さい。 |
| ブロック転送 | 1         | 1回のソフト起動に対して、DMA トランザクションが完了す     | ソフト起動によるメモリ-メモ  |
|        |           | るまで、転送を実行します。                     | リ間転送に使用して下さい。   |

### 18.4.1.1 シングル転送モード

DMA 転送要求を受け付けると、REQD で示された方向(ソースあるいはディスティネーション)の DMAトランスファを1回実行し、DMAACKをアサートします。転送要求を受け付ける度に1回の転送を行い、この動作を CRTB\_n にロードされたバイト数分続けます(チャネル間のアービトレーションは、DMAトランスファ毎に行います)。

REQD の設定やトランスファサイズ (DDS, SDS)の設定で DMAACK のタイミングや、CRTB のカウントタイミングも異なります。詳細は、18.4.9を参照して下さい。



図 18-31 シングル転送モード(REQD=1, SDS>DDS)

# 18.4.1.2 ブロック転送モード

DMA 転送要求を 1 度受け付けると、DMA 転送バイト・レジスタ(CRTB\_n レジスタ)にロードしたバイト数分の転送が完了する(DMA トランザクション完了)まで転送を続けます(チャネル間のアービトレーションは、DMA トランスファ毎に行います)。



図 18-32 ブロック転送モード(REQD=0, SDS<DDS)

#### 18.4.2 DMA チャネルの優先順位制御

優先順位は、固定優先順位モードとラウンドロビン・モードをサポートしています。モードの選択は、DMA コントロール・レジスタ (DCTRL レジスタ) の PR ビットで行います。PR ビットが 0 の場合、固定優先順位モードとなり、PR ビットが 1 の場合、ラウンドロビン・モードとなります。

リードの優先順位とライトの優先順位を独立に制御します。

DMAC はトランスファの完了を待たずに、各チャネルのトランスファを並行して発行し、レスポンスが返って来た順に処理します。このため、各チャネルのトランザクション開始とトランザクション完了の順番が一致するとは限りません。詳細は18.5.4を参照して下さい。

表 18-40 優先順位制御設定

| モード     | PR      | 機能                                            | 用途            |
|---------|---------|-----------------------------------------------|---------------|
|         | (DCTRL) |                                               |               |
| 固定優先順位  | 0       | 固定優先順位(高: CH0 > CH1.> CH2 > CH3 > CH4 > CH5 > | チャネルに優先順位がある場 |
|         |         | CH6 > CH7: 低)でリクエストを制御します。                    | 合に使用して下さい。    |
| ラウンドロビン | 1       | ラウンドロビンでリクエストを制御します。                          | 各リクエストに対して均等に |
|         |         |                                               | 実行させたい場合に使用して |
|         |         |                                               | 下さい。          |

#### 18.4.2.1 固定優先順位モード

固定優先順位モードでは、各チャネルの優先順位は固定となり次のようになります

DMA 転送要求が複数のチャネルで同時に発生した場合は、番号の小さいチャネルの DMA 転送要求を優先します。固定優先順位モードでの DMA 転送実行時に、優先順位の高い他の DMA 転送要求が発生した場合の例を次に示します。



図 18-33 固定優先順位モード (チャネル数 4, REQD=1 の場合)

## 18.4.2.2 ラウンドロビン・モード

ラウンドロビン・モードでは、各チャネルの転送受け付け毎に、直前の転送を行ったチャネルの優先順位が一番低くなるように優先順位を変更します。

リセット直後の優先順位は、固定優先順位モードと同様で、次のようになります。

高 CH0 > CH1 > CH2 > CH3 低

この状態で, DMA チャネル 0 の転送要求が無く, DMA チャネル 2 の転送要求があった場合, DMA チャネル 2 の転送を行い、終了後には以下のようになります。

高 CH3 > CH0 > CH1> CH2 低

ラウンドロビン・モードで DMA 転送の例を次に示します。



図 18-34 ラウンドロビン·モード (チャネル数 4, REQD=0 の場合)

現在 DMA トランスファを実行しているチャネル+1 の番号のチャネルが、次にトランスファを行います。 +1 のチャネルの転送要求が無い場合は、 さらに+1 のチャネルがトランスファを実行することができます。

## 18.4.3 DMA 転送要求

DMA 転送要求は、CHCFG\_n レジスタの SEL ビットによって、DMAREQ[7:0]の 8 本の入力から 1 本を選択します。

CHCFG\_n レジスタの LVL ビットにより、エッジ検出とレベル検出を選択します。

**CHCFG\_n** レジスタの **HIEN/LOEN** ビットにより、エッジ検出の場合は立ち上がり/立ち下がり、レベル検出の場合は **High** レベル/**Low** レベル検出を設定します。

表 **18-41** DMAREQ 端子選択設定

| SEL[2:0]<br>(CHCFG_n) | リクエスト端子   | アクノリッジ端子  | ターミナル・カウント端<br>子 | 用途              |
|-----------------------|-----------|-----------|------------------|-----------------|
| 000                   | DMAREQ[0] | DMAACK[0] | DMATCO[0]        | チャネルnで使用するDMA端子 |
| 001                   | DMAREQ[1] | DMAACK[1] | DMATCO[1]        | を設定します。         |
| 010                   | DMAREQ[2] | DMAACK[2] | DMATCO[2]        |                 |
| 011                   | DMAREQ[3] | DMAACK[3] | DMATCO[3]        |                 |
| 100                   | DMAREQ[4] | DMAACK[4] | DMATCO[4]        |                 |
| 101                   | DMAREQ[5] | DMAACK[5] | DMATCO[5]        |                 |
| 110                   | DMAREQ[6] | DMAACK[6] | DMATCO[6]        |                 |
| 111                   | DMAREQ[7] | DMAACK[7] | DMATCO[7]        |                 |

### 表 18-42 DMAREQ 検出設定

| モード | LVL       | HIEN      | LOEN      | 機能                             | 用途       |
|-----|-----------|-----------|-----------|--------------------------------|----------|
| モート | =         |           |           | 1XX HE                         | 用巫       |
|     | (CHCFG_n) | (CHCFG_n) | (CHCFG_n) |                                |          |
| エッジ | 0         | 0         | 0         | この設定ではエッジ検出できません。              | DMAREQ 0 |
| 検出  |           |           |           | ハードウェア・リクエストを使用しない場合は          | モードと立ち   |
|     |           |           |           | この設定にして下さい。                    | 上がり/立ち下  |
|     |           |           | 1         | DMAREQn の立ち下がりエッジで検出します。       | がりを検出す   |
|     |           |           |           |                                | る方法を設定   |
|     |           | 1         | 0         | DMAREQn の立ち上がりエッジを検出します。       | します。     |
|     |           |           |           |                                |          |
|     |           |           | 1         | DMAREQn の立ち上がりと立ち下がりエッジ        |          |
|     |           |           |           | を検出します。                        |          |
| レベル | 1         | 0         | 0         | この設定ではレベル検出できません。              |          |
| 検出  |           |           |           |                                |          |
|     |           |           | 1         | DMAREQn を Low レベル・モードで検出しま     |          |
|     |           |           |           | す。                             |          |
|     |           | 1         | 0         | DMAREQn を High レベル・モードで検出しま    |          |
|     |           |           |           | す。                             |          |
|     |           |           | 1         | DMAREQnの入力レベルに関係なく.            |          |
|     |           |           | '         | CHCTRL n レジスタの SETEN ビットを 1 に設 |          |
|     |           |           |           | 定することにより、転送を開始します。             |          |
|     |           |           |           | (この設定では DMAACK をレベル・モードで       |          |
|     |           |           |           | 使用しないで下さい。)                    |          |

#### <注意>

DMAREQ の検出設定は、システムに応じた設定を行って下さい。

## 18.4.3.1 エッジ検出

CHCFG\_n レジスタの LVL ビットを 0 に設定することにより、エッジ検出となります。

CHCFG\_n レジスタの HIEN ビットを 1 に設定することにより立ち上がりエッジ検出, LOEN ビットを 1 に設定することにより立ち下がりエッジ検出となります。

接続するマクロは、DMAACKの検出を待ってから次の DMA 転送要求を出すようにして下さい。



図 18-35 エッジ検出タイミング (HIEN=1, REQD=0)



図 18-36 エッジ検出タイミング (HIEN=1, REQD=1)

### 18.4.3.2 レベル検出

CHCFG\_n レジスタの LVL ビットを 1 に設定することにより、レベル検出となります。

**DMAREQ** が、連続した 2 クロック・サイクル以上の期間アクティブ(**HIEN**、LOEN の設定による)である場合、正しい **DMAREQ** として認識します。

DMAACK をレベル・モードにした場合, DMAACK は DMAREQ がディアサートされるまで, High レベルになります。

次の DMA 転送要求を行う場合、 DMAACK がディアサートされてから次の DMA 転送要求をアサートして下さい。



図 18-37 レベル検出タイミング (HIEN=1, REQD=0, AM[2:0]=001)



図 18-38 レベル検出タイミング (HIEN=1, REQD=1, AM[2:0]=001)

## 18.4.4 DMA アクノリッジ出力機能

DMAACK[7:0]は、DMA 転送要求を出した要求元に対するアクノリッジ信号です。本マクロでは DMAACK の出力は、パルス出力、レベル出力、バス・サイクル出力をサポートしています。 DMAACK[7:0]の 8 本の出力から、チャネル毎に 1 本を選択することが可能です。CHCFG\_n レジスタの SEL ビットによって設定します。(表 18-41 DMAREQ 端子選択設定 参照)

# 18.4.4.1 DMA アクノリッジ信号出力タイミング設定

DMA 転送要求が受け付けるとアクティブ (High レベル出力) になります。 CHCFG\_n レジスタの REQD ビットと AM[2:0] ビットによって、以下のように設定することが可能です。

表 **18-43** DMAACK 出力タイミング設定

| モード     | AM[2]     | AM[1:0]   | REQD         | 用途                            |
|---------|-----------|-----------|--------------|-------------------------------|
|         | (CHCFG_n) | (CHCFG_n) | (CHCFG_n)    |                               |
| パルス     | 0         | 00        | 0            | パルスで DMAACK を出力します。DMAACK の接  |
|         |           |           | (リード時にアクティブ) | 続先のユニットが, DMAACK をパルスで受け取れ    |
|         |           |           | 1            | る場合などに使用します。                  |
|         |           |           | (ライト時にアクティブ) |                               |
| レベル     | 0         | 01        | 0            | レベルで DMAACK を出力します。DMAACK は   |
|         |           |           | (リード時にアクティブ) | DMAREQ がディアサートされるまでアサートし      |
|         |           |           | 1            | 続けます。DMAACK の接続先と非同期な関係の場     |
|         |           |           | (ライト時にアクティブ) | 合などに使用します。                    |
| バス・サイクル | 0         | 10        | 0            | バス・サイクルの期間 DMAACK を出力します。     |
|         |           | 11        | (リード時にアクティブ) | バス・サイクルの終了タイミングまで DMAACK      |
|         |           |           | 1            | をアサートしたい場合に使用します。             |
|         |           |           | (ライト時にアクティブ) |                               |
| マスク     | 1         | _         | _            | DMAACK を Low 固定にします。DMAACK を接 |
|         |           |           |              | 続先に発行しない場合に使用します。             |

## 18.4.4.2 パルス出力

CHCFG\_n レジスタの AM ビットを 000 に設定することにより、パルス出力となります。



図 18-39 DMAACK 出力タイミング (AM[2:0]=000)

**REQD=0** の場合、リードのバス・サイクル開始時に **DMAACK** をアサートします。 **REQD=1** の場合、ライトのバス・サイクル開始時に **DMAACK** をアサートします。

### 18.4.4.3 レベル出力

**CHCFG\_n** レジスタの **AM** ビットを **001** に設定することにより、レベル出力となります。**DMAACK** は、**DMAREQ** がディアサートされるまでアサートし続けます。



図 **18-40** DMAACK 出力タイミング (AM[2:0]=001, REQD=0)



図 18-41 DMAACK 出力タイミング (AM[2:0]=001, REQD=1)

### 18.4.4.4 バス・サイクル出力

**CHCTRL\_n** レジスタの **AM** ビットを 010 に設定することにより、バス・サイクル出力となります。バス・サイクルの期間、**DMAACK** がアクティブになります。



図 **18-42** バス・サイクル出力タイミング (REQD=0)

- リード時アクティブ(REQD=0)の場合は、バス上でリードリクエストを出力するタイミングから最後の リード・データの1サイクル後までの期間、DMAACKがアクティブになります。
- ・ DMAREQ がレベル検出の場合、バス・サイクル終了後の次のサイクルまで DMAREQ は無効です。

AXI バスでは、以下の信号が DMAACK の立ち上がり・立ち下りのトリガになります。

立ち上がり: 転送開始 (MARVALID =1)

立ち下がり: 転送終了 (MRLAST & MRREADY=1)



図 18-43 バス・サイクル出力タイミング (REQD=1)

- ライト時アクティブ(REQD=1)の場合は、ライトリクエストを出力するタイミングから最後のデータに 対するレスポンスが返った 1 サイクル後までの期間、DMAACK がアクティブになります
- ・ DMAREQ がレベルの場合、バス・サイクル終了後の次のサイクルまで DMAREQ は無効です。

AXI バスでは、以下の信号が DMAACK の立ち上がり・立ち下りのトリガになります。

立ち上がり: 転送開始 (MAWVALID =1)

立ち下がり: 転送終了 (MBVALID & MBREADY=1)

# 18.4.5 DMA 転送完了割り込み

DMAEND[3:0]は、DMAトランザクションが終了したことを示す割り込み要求信号です。 DMAEND[3:0]の各ビットは、各チャネルに対応しています。

CRTB (Current Transaction Byte) にロードされた総転送バイト数分の転送が、OKAY レスポンスで完了した場合、CHSTAT\_n レジスタの END を 1 にセットします。この時、CHCFG\_n レジスタの DEM=0 だった場合、DMAEND[n]端子から High レベルを出力します(n=3-0)。(リンク・モードでライト・バックを行う場合は、ライト・バック後に High レベルを出力します。)

またリンク・モードにおいて、リードしたディスクリプタの header が LV=0 だった場合、CHSTAT\_n レジスタの DER を 1 にセットします。この時、header の DIM=0 だった場合、DMAEND[n]端子から High レベルを出力します。

この信号は、割り込みコントローラでの転送完了割り込み検出に使用して下さい。

表 **18-44** DMAEND アサート条件

| 要因        | 条件                                          | DMAEND[n]マスク信号        |
|-----------|---------------------------------------------|-----------------------|
| DMA トランザク | CRTB(Current Transaction Byte)にロードされた総転送バイト | CHCFG_n レジスタの DEM ビット |
| ション完了     | 数分の転送が、OKAY レスポンスで完了した時(リンク・モー              |                       |
|           | ドでライト・バックを行う場合は、ライト・バック後)                   |                       |
| ディスクリプタ・イ | リンク・モードにおいて,headerの DIM=0 の状態で,リード          | headerのDIMビット         |
| ンバリッド     | したディスクリプタの header が LV=0 だった時               |                       |

### 18.4.6 DMA ターミナル・カウント信号出力機能

DMATCO[7:0]は、DMA 転送要求を出した要求元に対するトランザクション完了信号です。

**DMATCO[7:0]**の **8** 本の出力から、チャネル毎に **1** 本を選択することが可能です。**CHCFG\_n** レジスタの **SEL** ビットによって設定します。(**表 18-41 DMAREQ 端子選択設定**参照)

CRTB\_n(Current Transaction Byte)にロードされた総転送バイト数分のトランザクションが OKAY レスポンスで完了した場合, CHSTAT\_n レジスタの TC を 1 にセットし, 1 サイクル期間 DMA ターミナル・カウント信号 (DMATCO) をアクティブにします (n = 7-0)。

DMATCO 出力信号は、CHCFG\_n レジスタの TCM ビットによって、マスクすることが可能です。ソフト起動(CHCTRL\_n レジスタの STG ビットのセット)を使用する場合は、マスクして下さい。

表 18-45 DMATCO 設定

|   | TCM<br>(CHCFG_n) | 機能          | 用途                                                                 |
|---|------------------|-------------|--------------------------------------------------------------------|
| Ī | 0                | DMATCO を出力  | ハードウェアで転送、カウント終了、リンク・モードの終了を検出<br>する場合に使用して下さい。                    |
|   | 1                | DMATCO をマスク | ソフトウェアにより DMA 転送制御する場合に使用して下さい。<br>DMA トランザクション後に TCM は 0 クリアされます。 |



図 18-44 DMAEND と DMATCO のタイミング 2 (REQD=1)

## 18.4.7 DMA エラー割り込み (DMAERR)

DMA 転送およびディスクリプタ・アクセスに対して、エラー・レスポンスを受けた場合、本マクロはエラーと判断し、転送を中止します。エラー・レスポンスを受けると、転送中のチャネル n の CHSTAT\_n レジスタの EN ビットを 0 にクリアし、ER ビットを 1 にセッします(n=3-0)。また、DMAERR 端子から High レベルを出力します(一方、本マクロのスレーブに対するアクセスでエラーが起こった場合は、DMAERR は出力しません)。

DMAERR 信号をマスクすることはできません。

エラーとなった一連の転送はそのデータを保証できません。必ず下記の手順にて, 最初から転送をやり 直して下さい。

- 1. CHCTRL\_n レジスタの SWRST ビットを 1 にセット
- 2. 各レジスタを再設定



図18-45 エラー応答(ERROR)による停止タイミング

## 18.4.8 インターバル・カウント機能

チャネル・インターバル・レジスタ(CHIITVL\_n)の ITVL ビットの設定によって、DMA 転送の実行間隔 を調整することが可能です。この機能は、DMA コントローラがバスを占有することの無いようにするため のものです。

1回のリードまたはライトが完了すると、 $CHITVL_n$  に設定された値からカウントダウンを始めます。カウント値が 0 になるまでは、次の内部リクエストが実行されません。

動作例を次に示します。



図 18-46 インターバル・カウント

### 18.4.9 転送サイズによる動作の違い

## 18.4.9.1 ソース側の転送サイズが小さい場合

ディスティネーション・データ・サイズ分のデータのリードが完了すると、ディスティネーションへ のライトを行います。

ソース側が **8bit**, ディスティネーション側が 32bit の場合のタイミング図を以下に示します。(立ち上がりエッジ検出の場合)



図 18-47 ソースが小さい場合 (CHCFG nのLVL=0. HIEN=1, REQD=0, SDS<DDS)

### 18.4.9.2 ディスティネーション側の転送サイズが小さい場合

ソース側の方が大きいため、一度のソース・リードの後、数回のディスティネーション・ライトが発生することとなります。ソース側が **64bit**、ディスティネーション側が **16bit** の場合を以下に示します。 (立ち上がりエッジ検出の場合) (CHCFG n レジスタの REQD=1 に設定)



図 18-48 ディスティネーションが小さい場合(CHCFG\_n の LVL=0, HIEN=1, REQD=1, SDS>DDS)

# 18.4.9.3 ソースとディスティネーションの転送サイズが同じ場合

DMA 転送要求を検出するたびにソースのリードとディスティネーションへのライトを行います。 ソースとディスティネーションが 8bit の場合のタイミング図を以下に示します。(立ち上がりエッジ 検出で、CHCFG\_n レジスタの REQD=1 に設定の場合)



図 **18-49** ソースとディスティネーションが同じ場合 (CHCFG\_n の LVL=0, HIEN=1, REQD=0, SDS=DDS)

# 18.4.10 転送状態

Channel ステータス・レジスタはチャネルの DMA 転送実行状態を示します。

## 18.4.10.1 転送状態

転送状態を示す TACT の表示は以下のようになります。



図 18-50 DMAC 状態例 1 (ハードウェア・リクエスト)



図 18-51 DMAC 状態例 2(ソフトウェア・リクエスト)

## 18.4.10.2 一時停止

CHCTRL\_n の SETSUS ビットで DMA 転送を一時停止することができます。この時、すでに実行されているバス・サイクルがあれば、その完了を待って、停止状態になります。CLRSUS ビットに 1 をライトすることで停止状態から復帰することができます。



図 18-52 DMAC 一時停止状態(ソフトウェアリクエスト ブロック転送)

上記の場合、リード・トランスファが終了した時点で停止状態に入ります。

すでに DMA が転送を実行している場合、その転送が完了した時点でサスペンド状態になります。サスペンド状態であることを確認するためには、SETSUS をセットした後、CHSTAT レジスタまたは DSTAT\_SUS レジスタをリードして該当チャネルの SUS ビットが 1 になっていることを確認して下さい。

#### 18.4.10.3 転送中断

DMA トランザクション中に CLREN に 1 をライトすると、そのチャネルの DMA トランザクションを中断することができます。中断後の処理として、中断したタイミングでバッファに残ったデータを掃き出すモード(SBE=1)と、掃き出しを行わないモード(SBE=0)を CHCFG\_n レジスタの SBE ビットで選択することができます。デフォルトは SBE=0 です。

この掃き出しモードが有効で、CLREN=1で進行中の転送が中断されると、DMACのバッファにデータが残っていた場合、そのデータを掃き出して、トランザクションが完了になります。

### 18.4.10.3.1 転送中断(バッファ掃き出しなし:SBE=0)

DMA 転送中に CLREN をセットすると, DMA 転送を中断して停止します。停止するタイミングは REQD 設定した値にしたがって停止します。停止後は必ず、 SWRST をセットし DMA 内部状態をクリアしてから、次の転送設定を行って下さい。



図 18-53 DMA 転送中断

- ・TACT ビットが落ちた時点でチャネルが完全に停止したことを確認できます。
- ・DMA 転送の途中で中断した場合、DMAEND 端子はアサートしません。
- ・REQD=0 の場合,次のリードが完了した時点で停止します。(ただし,ライトできるデータがバッファ内にある場合はライトして停止します)。
- ・REQD=1 の場合、次のライトが完了した時点で停止します。

### 18.4.10.3.2 転送中断(バッファ掃き出しあり:SBE=1)

DMA 転送中に CLREN をセットすると、DMA 転送を中断します。REQD=0 の場合、すでにリードしたデータを掃き出し(ライト)して DMA 転送を停止します。REQD=1 でハードウェア・リクエストを使用している場合は、掃き出しモードを使用しないで下さい。停止後は SWRST をセットし、DMAC内部状態をクリアしてから、次の転送設定を行って下さい。



図 18-54 DMA 転送中断(バッファ掃き出しモード)

- · TACT ビットが落ちた時点でチャネルが完全に停止したことを確認できます。
- ・掃き出しモード(SBE=1)で、5回目のリード転送中に SETSUS→CLREN で転送を中断した場合、リード したデータをライトして、DMA を停止します。

### 18.4.10.3.3 チャネルの停止確認方法

EN ビットを 0 クリアしても、すでにバス上で転送が実行されている場合は、DMA はすぐに停止するこができません。よって DMA が完全に停止したことを確認するためには、EN ビットが 0 かつ TACT ビットが 0 であることを確認する必要があります。

## 18.4.10.3.4 転送中断手順

以下に転送停止手順を示します。

- 1. CHCTRL\_n の SETSUS をセットします。
- 2. CHSTAT\_n の SUS ビットが 1 になるまでポーリングします。 (このとき、すでに EN が 0 の場合は DMAC が停止しているため、手順 6 へ)
- 3. CHCTRL nの CLREN をセットします。
- **4.** SBE=0 の場合は REQD の値にしたがって停止, SBE=1 の場合は掃き出し状態になります。SBE=1 の設定の場合, REQD=0 に設定しておいて下さい。
- 5. CHSTAT\_n をリードして TACT ビットが 0 になっていることを確認します。TACT=0 ならば、DMA が完全に停止したことを意味します。TACT=1 の場合は、0 になるまでポーリングして下さい。
- 6. 中断後、次の DMA 転送を行う場合、次の転送を開始する直前までに必ず CHCTRLn の SWRST (ソフトウェアリセット) ビットをセットして下さい。



図 18-55 転送中断フロー

### 18.5 AXI 転送

### 18.5.1 リード動作概要

単独の DMA チャネルが動作している場合、リード・アドレスを発行した後、リード・データが返ってきてから、そのチャネルの次のリード or ライト動作を行います。



図 18-56 単独 DMA チャネル転送

複数の DMA チャネルが動作している場合、リード・アドレスを出力した後、リード・データを待たずに他の DMA チャネルの転送を行います。後述するように、アンアラインドの場合、アドレスを 2 回発行するので、発行数は最大で、チャネル数 x2 となります。



図 18-57 複数 DMA チャネル転送

リード・データのアウト・オブ・オーダに対応しています。



図 18-58 複数 DMA チャネル転送

アンアラインド領域へのアクセスの場合、1回のリード要求に対し、 $AXI \sim 2$ 回のリードを行います(詳細は18.8を参照)。分割された 2回のリードは、MRVALID を待たずに出力されます(MARVALID 間は、1 サイクル間が空きます)。



図 18-59 アンアラインド

# 18.5.2 ライト動作概要

単独の DMA チャネルが動作している場合、ライト・アドレスを発行した後、レスポンスが返ってきてから、そのチャネルの次のリード or ライト動作を行います。



図 **18-60** 単独 DMA チャネル転送

複数の DMA チャネルが動作している場合、ライト・アドレスを出力した後、ライトレスポンスを待たずに他の DMA チャネルの転送を行います。後述するように、アンアラインドの場合、アドレスを 2 回発行するので、発行数は最大で、チャネル数 x2 となります。



図 18-61 複数 DMA チャネル転送

アンアラインド領域へのアクセスの場合、1回のライト要求に対し、 $AXI \sim 2$ 回のライトを行います(詳細は18.8参照)。分割された2回のライトは、MBVALIDを待たずに出力されます(MAWVALID間は、1サイクル間が空きます)。



図 18-62 複数 DMA チャネル転送 (アンアラインド)

ライト・データのインタリーブは行いません。発行したアドレスに対応したバーストデータが、全て 受け付けられた後、後続のライト・アドレスに対応したデータを発行します。

# 18.5.3 リード・データのアウト・オブ・オーダ

マスタはチャネル毎に FIFO バッファを持っているため、1 つのチャネルの転送完了を待たずに連続して転送することができます。例を以下に示します。



# 18.5.4 チャネル優先順位制御と AXI バス

DMAC 内部でチャネルの優先順位制御を行いますが、本マクロのマスタ・インタフェースは、リード・データをインタリーブすることができるため、以下のように、優先順位制御された順番で、転送が完了するとは限りません。



図 18-64 固定優先順位モード波形



# 18.5.5 アンアラインド・アドレス転送

ソースまたはディスティネーション・アドレスにアラインされていないアドレスが設定されている場合、 要求された空間の前後のアラインされた空間をアクセスします。

アドレスとサイズの組み合わせによる詳細な転送方法については、表 18-57を参照して下さい。

表 18-46 アンアラインド転送とバースト回数

| Source address | Destination address | ソース<br>バースト回数 | ディスティネーション<br>バースト回数 |
|----------------|---------------------|---------------|----------------------|
|                |                     | ハースト回数        | ハースト回数               |
| Aligned        | Aligned             | N 回           | Ν回                   |
| Unaligned      | Aligned             | N 回 x2        | Ν回                   |
| Aligned        | Unaligned           | Ν回            | N 回 x2               |
| Unaligned      | Unaligned           | N 回 x2        | N 回 x2               |



図 18-66 アンアラインド転送イメージ

リードの場合は、マスタ側でリードしたデータから必要なデータ(バイト・ストローブに相当する)を使用します。

### 18.6 割り込み

割り込み端子として、DMAEND と DMAERR を有しています。

• DMAEND[x:0]割り込み端子

チャネルごとに端子を分割。

DMA トランザクションが終了した時、またはリンク・モードでインバリッドなディスクリプタをリードした場合にアサート。

• DMAERR 割り込み端子

全チャネルで共通。

マスタ・インタフェースが発行した転送に対し、エラー・レスポンスが返された場合にアサート。

これら割り込み出力は、DMACTRL レジスタの LVINT フィールドに 0 を設定するとパルス出力、1 を設定するとレベル出力となります。リセット後はパルス出力となっています。

レベル出力の場合は、CHSTAT\_n レジスタの対応するフィールドをクリアするまで、割り込み出力を保持します。

DMAEND 割り込み信号は、CHSTAT\_n レジスタの INTMSK=1 (CHCTRL\_n レジスタの SETINTMSK フィールドでセット) により、端子出力を一時マスクすることができます。

また、ディスクリプタ header の DIM、および CHCFG\_n レジスタの DEM フィールドにて、DMAEND 割り込み検出をマスクすることができます。割り込み検出をマスクした場合、割り込み発生を表示するステータス・レジスタも変化しません。

上記関係を以下に示します。

表 18-47 割り込み一覧

| 割り込み<br>端子 | アサート条件                                         | 割り込み検出のマスク            | パルス出力/割り込み出<br>力の切り替え         | 割り込み出<br>力のマスク   |
|------------|------------------------------------------------|-----------------------|-------------------------------|------------------|
| DMAEND     | DMA トランザクションが終了                                | CHCFG_n レジスタ<br>DEM=1 | DMACTRL レジスタ<br>LVINT=0:パルス出力 | CHSTAT_n<br>レジスタ |
|            | リンク・モードでインバリッドなディス<br>クリプタをリード                 | header O DIM=1        | LVINT=1: レベル出力                | INTMSK=1         |
| DMAERR     | マスタ・インタフェースが発行した転送<br>に対し、エラー・レスポンスが返された<br>場合 | — (不可)                |                               | — (不可)           |

# 18.7 DMA 設定例

この章では、本マクロを使用して、DMA 転送を行う場合の設定例を示します。 各設定例の転送条件は次のとおりです。

表 18-48 DMA 転送設定例の転送条件一覧

|       | DMA モード            | 転送モード | 転送要求 |
|-------|--------------------|-------|------|
| 設定例 1 | Register           | シングル  | ハード  |
| 設定例 2 | Register           | ブロック  | ソフト  |
| 設定例3  | Register<br>(連続実行) | ブロック  | ソフト  |
| 設定例 4 | Link               | ブロック  | ソフト  |

設定内容の詳細については、各設定例を参照して下さい。

# 18.7.1 設定例 1 (レジスタ・モード ハードウェア・リクエスト)

次に示す設定で DMA 転送を行う場合の設定値を示します。

表 18-49 DMA 転送の設定例 1

| 項目                  |                         | 内容                                   |  |  |  |
|---------------------|-------------------------|--------------------------------------|--|--|--|
|                     |                         |                                      |  |  |  |
| 使用チャネル              | 3                       | 3                                    |  |  |  |
| DMA モード             | Register                |                                      |  |  |  |
| 転送モード               | シングル転送                  |                                      |  |  |  |
| 使用レジスタ・セット          | Next0                   |                                      |  |  |  |
| 転送元/転送先             | 転送元                     | 転送元 転送先                              |  |  |  |
| 開始アドレス              | 1111_0000H              | 2222_0000H                           |  |  |  |
| アドレス方向              | インクリメント                 | インクリメント                              |  |  |  |
| データ・サイズ             | 32 ビット                  | 32 ビット                               |  |  |  |
| DMA 転送バイト数          | 64 Byte                 |                                      |  |  |  |
| DMAREQ/ACK/TCO      | DMAREQ[3], DMAACK[3], D | MATCO[3]を選択                          |  |  |  |
| DMA 転送要求            | ハードウエア(DMAREQ[3]端子      | ハードウエア (DMAREQ[3]端子) による, 立ち上がりエッジ検出 |  |  |  |
| DMAACK 信号           | リード時にパルス出力              |                                      |  |  |  |
| DMAEND マスク          | なし                      | なし                                   |  |  |  |
| AXI 設定(PROT, CACHE) | デフォルト値                  |                                      |  |  |  |

# 設定例1

NOSA = 1111\_0000H (転送元アドレス) NODA = 2222\_0000H (転送先アドレス)

NOTB = 0000\_0040H (転送バイト数)

**CHCFG** = **0002\_2023H** (コンフィグ)

CHITVL = 0000\_0000H (インターバル)

CHEXT = 0000\_0000H (AXI 設定)



図 18-67 設定例 1

# 18.7.2 設定例 2 (レジスタ・モード ソフトウェア・リクエスト)

次に示す設定で DMA 転送を行う場合の設定例を示します。

表 **18-50** DMA 転送の設定例 2

| 項目                  | Þ                                | 內容         |  |  |
|---------------------|----------------------------------|------------|--|--|
| 使用チャネル              | 2                                |            |  |  |
| 優先順位制御              | ラウンドロビン                          | ラウンドロビン    |  |  |
| DMA モード             | Register                         |            |  |  |
| 転送モード               | ブロック転送                           |            |  |  |
| 使用レジスタ・セット          | Next1                            |            |  |  |
| 転送元/転送先             | 転送元                              | 転送先        |  |  |
| 開始アドレス              | OFFF_E000H                       | 3333_0000H |  |  |
| アドレス方向              | インクリメント                          | インクリメント    |  |  |
| データ・サイズ             | 8 ビット                            | 256 ビット    |  |  |
| DMA 転送バイト数          | 128 Byte                         |            |  |  |
| DMAREQ/ACK/TCO      | DMAREQ[7], DMAACK[7], DMATCO[7]& | 選択         |  |  |
| DMA 転送要求            | ソフトウェア・リクエスト                     |            |  |  |
| DMAACK 信号           | マスク                              |            |  |  |
| DMAEND マスク          | なし                               |            |  |  |
| AXI 設定(PROT, CACHE) | デフォルト値                           |            |  |  |

# 設定例 2

DCTRL = 0000\_0001H(DMA 設定)

N1SA = 0FFF\_E000H (転送元アドレス)

N1DA = 3333\_0000H (転送先アドレス)

N1TB = 0000\_0080H (転送バイト数)

**CHCFG** = **1045\_0407H** (コンフィグ)

CHITVL = 0000\_0000H (インターバル)

CHEXT = 0000\_0000H (AXI 設定)



図 18-68 設定例 2

# 18.7.3 設定例 3 (レジスタ・モード 連続実行)

次に示す設定で DMA 転送を行う場合の設定例を示します。

表 18-51 DMA 転送の設定例 3

| 項目                  | 内                                  | ]容         |  |  |
|---------------------|------------------------------------|------------|--|--|
| 使用チャネル              | 1                                  |            |  |  |
| 優先順位制御              | ラウンドロビン                            |            |  |  |
| DMA モード             | Register                           |            |  |  |
| 転送モード               | ブロック転送                             |            |  |  |
| 使用レジスタ・セット          | Next0→Next1 連続                     |            |  |  |
| Next0               | 転送元                                | 転送先        |  |  |
| 開始アドレス              | 1111_0000H                         | 3333_0000H |  |  |
| アドレス方向              | 固定                                 | 固定         |  |  |
| データ・サイズ             | 32 ビット 512 ビット                     |            |  |  |
| DMA 転送バイト数          | 512Byte                            |            |  |  |
| Next1               | 転送元                                | 転送先        |  |  |
| 開始アドレス              | 2222_0000H                         | 4444_0000H |  |  |
| アドレス方向              | 固定                                 | 固定         |  |  |
| データ・サイズ             | 32 ビット                             | 512 ビット    |  |  |
| DMA 転送バイト数          | 2048Byte                           |            |  |  |
| DMAREQ/ACK/TCO      | DMAREQ[7], DMAACK[7], DMATCO[7]を選択 |            |  |  |
| DMA 転送要求            | ソフトウェア・リクエスト                       |            |  |  |
| DMAACK 信号           | 出力しない                              |            |  |  |
| DMAEND マスク          | Next0 完了時に DMAEND をマスク             |            |  |  |
| AXI 設定(PROT, CACHE) | デフォルト値                             |            |  |  |

#### 設定例3

**DCTRL** = **0000\_0001H**(DMA 設定)

NOSA = 1111\_0000H (転送元アドレス)

NODA = 3333\_0000H (転送先アドレス)

NOTB = 0000\_0200H (転送バイト数)

N1SA = 2222\_0000H (転送元アドレス)

N1DA = 4444\_0000H (転送先アドレス)

N1TB = 0000\_0800H (転送バイト数)

CHCFG = 6176\_2007H (コンフィグ)

CHITVL = 0000\_0000H (インターバル)

CHEXT = 0000\_0000H (AXI 設定)



図 18-69 設定例 3

# 18.7.4 設定例 4(リンク・モード)

次に示す設定で DMA 転送を行う場合の設定例を示します。

表 **18-52** DMA 転送の設定例 4

| D 10 01 51111   AZ 17   AZ |            |  |  |
|----------------------------|------------|--|--|
| 項目                         | 内容         |  |  |
| 使用チャネル                     | 0          |  |  |
| 優先順位制御                     | ラウンドロビン    |  |  |
| DMA モード                    | Link       |  |  |
| 転送モード                      | ブロック転送     |  |  |
| 使用レジスタ・セット                 | _          |  |  |
| ディスクリプタ                    | 0000_1000H |  |  |
| 開始アドレス                     |            |  |  |

# 表 **18-53** DMA 転送の設定例 4(ディスクリプタ 1)

|                     | 文に例 4(ノイヘンリンテー)                  |            |  |
|---------------------|----------------------------------|------------|--|
| 項目                  | 内                                | 容          |  |
| ディスクリプタ             | 0000_1000H                       |            |  |
| 先頭アドレス              |                                  |            |  |
| 次ディスクリプタ            | 0000_2000H                       |            |  |
| 先頭アドレス              |                                  |            |  |
| 転送モード               | ブロック転送                           |            |  |
| Next0               | 転送元                              | 転送先        |  |
| 開始アドレス              | 1111_0000H                       | 3333_0000H |  |
| アドレス方向              | インクリメント                          | インクリメント    |  |
| データ・サイズ             | 32 ビット                           | 32 ビット     |  |
| DMA 転送バイト数          | 2048Byte                         |            |  |
| DMAREQ/ACK/TCO      | DMAREQ[0], DMAACK[0], DMATCO[0]を | 選択         |  |
| DMA 転送要求            | ソフト起動(STG)                       |            |  |
| DMAACK 信号           | 出力しない                            |            |  |
| DMAEND マスク          | あり                               |            |  |
| AXI 設定(PROT, CACHE) | デフォルト値                           |            |  |
| header              |                                  |            |  |
| LV=1 だった場合の         | 発行(DIM=0)                        |            |  |
| DMAEND              |                                  |            |  |
| LV 書き戻し             | あり(WBD=0)                        |            |  |
| 次リンク先               | あり(LE=0)                         |            |  |
| ディスクリプタ有効           | 有効(LV=1)                         |            |  |

# 表 18-54 DMA 転送の設定例 4(ディスクリプタ 2)

| 項目                  | <u>,                                      </u> | 容          |  |
|---------------------|------------------------------------------------|------------|--|
| ディスクリプタ             | 0000_2000H                                     |            |  |
| 先頭アドレス              |                                                |            |  |
| 次ディスクリプタ            | 0000_5000H                                     |            |  |
| 先頭アドレス              |                                                |            |  |
| 転送モード               | ブロック転送                                         |            |  |
| Next0               | 転送元                                            | 転送先        |  |
| 開始アドレス              | 4444_0000H                                     | 5555_0000H |  |
| アドレス方向              | インクリメント                                        | インクリメント    |  |
| データ・サイズ             | 64 ビット                                         | 256 ビット    |  |
| DMA 転送バイト数          | 1024Byte                                       |            |  |
| DMAREQ/ACK/TCO      | DMAREQ[0], DMAACK[0], DMATCO[0]&               | 選択         |  |
| DMA 転送要求            | ソフト起動(STG)                                     |            |  |
| DMAACK 信号           | 出力しない                                          |            |  |
| DMAEND マスク          | あり                                             |            |  |
| AXI 設定(PROT, CACHE) | デフォルト値                                         |            |  |
| header              |                                                |            |  |
| LV=1 だった場合の         | 発行(DIM=0)                                      |            |  |
| DMAEND              |                                                |            |  |
| LV 書き戻し             | あり(WBD=0)                                      |            |  |
| 次リンク先               | あり(LE=0)                                       |            |  |
| ディスクリプタ有効           | 有効(LV=1)                                       |            |  |

# 表 18-55 DMA 転送の設定例 4(ディスクリプタ 3)

| 項目                  |                                  | 容          |  |
|---------------------|----------------------------------|------------|--|
| ディスクリプタ             | 0000_5000H                       |            |  |
| 先頭アドレス              |                                  |            |  |
| 次ディスクリプタ            | _                                |            |  |
| 先頭アドレス              |                                  |            |  |
| 転送モード               | ブロック転送                           |            |  |
| Next0               | 転送元                              | 転送先        |  |
| 開始アドレス              | 7777_0000H                       | AAAA_0000H |  |
| アドレス方向              | インクリメント                          | インクリメント    |  |
| データ・サイズ             | 512 ビット                          | 512 ビット    |  |
| DMA 転送バイト数          | 4096Byte                         |            |  |
| DMAREQ/ACK/TCO      | DMAREQ[0], DMAACK[0], DMATCO[0]& | 選択         |  |
| DMA 転送要求            | ソフト起動(STG)                       |            |  |
| DMAACK 信号           | 出力しない                            |            |  |
| DMAEND マスク          | なし                               |            |  |
| AXI 設定(PROT, CACHE) | デフォルト値                           |            |  |
| header              |                                  |            |  |
| LV=1 だった場合の         | 発行(DIM=0)                        |            |  |
| DMAEND              |                                  |            |  |
| LV 書き戻し             | あり(WBD=0)                        |            |  |
| 次リンク先               | なし(LE=1)                         |            |  |
| ディスクリプタ有効           | 有効(LV=1)                         |            |  |

# 設定例 4

**DCTRL= 0000\_0001H**(DMA 設定)

NXLA = 0000\_1000H(ディスクリプタ先頭アドレス)

CHCFG = 8000\_0000H (コンフィグ)

表 18-56 ディスクリプタ設定

|                         | ディスクリプタ 1  | ディスクリプタ 2  | ディスクリプタ 3  |
|-------------------------|------------|------------|------------|
| header                  | 0000_0001H | 0000_0001H | 0000_0003H |
| SA(Source Address)      | 1111_0000H | 4444_0000H | 7777_0000H |
| DA(Destination Address) | 3333_0000H | 5555_0000H | AAA_A0000H |
| TB(Transaction Byte)    | 0000_0800H | 0000_0400H | 0000_1000H |
| CFG(configuration)      | 8342_2008H | 8345_3008H | 8246_6008H |
| ITVL(Interval)          | 0000_0000H | 0000_0000H | 0000_0000H |
| EXT(Extension)          | 0000_0000H | 0000_0000H | 0000_0000H |
| NXLA(Next Link Address) | 0000_2000H | 0000_5000H | 0000_0000H |



図 18-70 設定例 4

# 18.7.5 Next レジスタ連続実行設定

レジスタ・モードで 2 つの Next レジスタ・セットを使用して, DMA 転送を継続する場合のフローチャートを示します。一方の Next レジスタの DMA トランザクションを実行中に、もう一方の Next レジスタの 設定を行い、DMA 転送を継続して実行します。



図 18-71 Next レジスタ連続実行イメージ



図 18-72 設定例 5

#### ● 補足

最初に転送するレジスタ・セット(**0**(NOSA, NODA, NOTB), **1**(N1SA, N1DA, N1TB))を CPU の汎用レジスタなどに保存して下さい(このレジスタの値を便宜上**\$CR** と呼びます。)。

1 つのレジスタ・セットの DMA 転送が終わる (DMAEND がアサートされる) ごとに, REN は自動的に 0 に クリアされます。続けて実行するには、DMAEND がアサートされるたびに、CHCFGn レジスタの REN をセットする必要がありますが、同レジスタには RSEL の設定ビットもあり、この値も正しく設定する必要がありあります。このために \$ CR を使用して下さい。

本モードでは二つの Next レジスタを連続して実行しますが、CLREN のセットが DMA トランザクション終了(次の DMAEND がアサートされる)までに間に合わなかった場合、連続実行は止まります。この場合、CHSTATn レジスタの SR, EN ビットと、CHCFGn レジスタの REN をリードすることで、どこまで転送ができたかを確認することができます。再開する場合には上記のフローチャートの手順に従って実行して下さい。

# 18.8 付録

AXI 64bit マスタ転送の発行タイプの一覧を示します。

表 **18-57** AXI 64bit マスタ転送組み合わせ一覧

| Source/Desitination S<br>Address [2:0] | 設定値         | アドレス | データ |      | 転送<br>MWSTRB(   | ニノし味のなり       |
|----------------------------------------|-------------|------|-----|------|-----------------|---------------|
| . ,                                    | 放んに         | アトレス | ナーダ | ハースト | W M M 2 I K R I |               |
| 0x0                                    |             |      | サノブ | サイズ  |                 | •             |
| 0x0                                    |             |      | サイズ | リイス  | 1 データ目          | 2データ目以降       |
|                                        | 0(8bit)     | 0x00 | 8   | 1    | 0000_0001       | _             |
| l                                      | 1(16bit)    | 0x00 | 16  | 1    | 0000_0011       | _             |
|                                        | 2(32bit)    | 0x00 | 32  | 1    | 0000_1111       | _             |
|                                        | 3(64bit)    | 0x00 | 64  | 1    | 1111_1111       | _             |
|                                        | 4(128bit)   | 0x00 | 64  | 2    | 11111_11111     | _             |
|                                        | 5(256bit)   | 0x00 | 64  | 4    | 1111_1111       | _             |
|                                        | 6(512bit)   | 0x00 | 64  | 8    | 1111_1111       |               |
| 7                                      | 7(1024bit)  | 0x00 | 64  | 16   | 1111_1111       | _             |
| 0x1                                    | 0(8bit)     | 0x01 | 8   | 1    | 0000_0010       | _             |
|                                        | 1(16bit)    | 0x00 | 16  | 1    | 0000_0010       | _             |
|                                        |             | 0x02 |     |      | 0000_0100       |               |
|                                        | 2(32bit)    | 0x00 | 32  | 1    | 0000_1110       | _             |
|                                        |             | 0x04 |     |      | 0001_0000       |               |
|                                        | 3(64bit)    | 0x00 | 64  | 1    | 1111_1110       | _             |
| L                                      |             | 80x0 |     |      | 0000_0001       |               |
|                                        | 4(128bit)   | 0x00 | 64  | 2    | 1111_1110       | 1111_1111     |
| [                                      |             | 0x10 |     |      | 0000_0001       | 0000_0000     |
|                                        | 5(256bit)   | 0x00 | 64  | 4    | 1111_1110       | 1111_1111 x3  |
| Γ                                      |             | 0x20 |     |      | 0000_0001       | 0000_0000 x3  |
| Ī                                      | 6(512bit)   | 0x00 | 64  | 8    | 1111_1110       | 1111_1111 x7  |
|                                        |             | 0x40 |     |      | 0000_0001       | 0000_0000 x7  |
| [                                      | 7(1024bit)  | 0x00 | 64  | 16   | 1111_1110       | 1111_1111 x15 |
|                                        |             | 0x80 |     |      | 0000_0001       | 0000_0000 x15 |
| 0x2                                    | 0(8bit)     | 0x02 | 8   | 1    | 0000_0100       | _             |
|                                        | 1(16bit)    | 0x02 | 16  | 1    | 0000_1100       | _             |
|                                        | 2(32bit)    | 0x00 | 32  | 1    | 0000_1100       | _             |
|                                        | , ,         | 0x04 |     |      | 0011_0000       |               |
|                                        | 3(64bit)    | 0x00 | 64  | 1    | 1111_1100       | _             |
|                                        |             | 0x08 |     |      | 0000_0011       |               |
|                                        | 4(128bit)   | 0x00 | 64  | 2    | 1111_1100       | 1111_1111     |
|                                        | . ,         | 0x10 |     |      | 0000_0011       | 0000_0000     |
|                                        | 5(256bit)   | 0x00 | 64  | 4    | 1111_1100       | 1111_1111 x3  |
|                                        | ` '         | 0x20 |     |      | 0000_0011       | 0000_0000 x3  |
|                                        | 6(512bit)   | 0x00 | 64  | 8    | 1111_1100       | 1111_1111 x7  |
|                                        |             | 0x40 |     |      | 0000_0011       | 0000_0000 x7  |
|                                        | 7(1024bit)  | 0x00 | 64  | 16   | 1111_1100       | 1111_1111 x15 |
|                                        | (10210)     | 0x80 |     |      | 0000_0011       | 0000 0000 x15 |
| 0x3                                    | 0(8bit)     | 0x03 | 8   | 1    | 0000_1000       | _             |
| J                                      | 1(16bit)    | 0x00 | 16  | 1    | 0000_1000       | _             |
|                                        | . ( . 5511) | 0x02 |     |      | 0001_0000       |               |
| <u> </u>                               | 2(32bit)    | 0x00 | 32  | 1    | 0000_1000       | _             |
|                                        | _(~~~       | 0x04 | 52  |      | 0111_0000       |               |
| <u> </u>                               | 3(64bit)    | 0x00 | 64  | 1    | 1111_1000       | _             |
|                                        | 2(07011)    | 0x08 | 57  | '    | 0000_0111       |               |
| <br>                                   | 4(128bit)   | 0x00 | 64  | 2    | 1111_1000       | 1111_1111     |
|                                        | -(1200II)   | 0x00 | 04  | _    | 0000_0111       | 0000_0000     |
|                                        | 5(256bit)   | 0x00 | 64  | 4    | 1111_1000       | 1111_1111 x3  |
|                                        | J[200011]   | 0x20 | 57  | 7    | 0000_0111       | 0000_0000 x3  |
| <br>                                   | 6(512bit)   | 0x20 | 64  | 8    | 1111_1000       | 1111_1111 x7  |
|                                        | O(OTZDII)   | 0x40 | 04  | 0    | 0000_0111       | 0000_0000 x7  |
| <br> -                                 | 7(1024bit)  | 0x40 | 64  | 16   | 1111_1000       | 1111_1111 x15 |
| ľ                                      | , (1027DII) | 0x00 | 07  | 10   | 0000_0111       | 0000_0000 x15 |
| 0.74                                   | 0/8P!+1     |      | 0   | 1    |                 |               |
| 0x4                                    | 0(8bit)     | 0x04 | 1.6 | 1    | 0001_0000       |               |
|                                        | 1(16bit)    | 0x04 | 16  | 1    | 0011_0000       | _             |
|                                        | 2(32bit)    | 0x04 | 32  | 1    | 1111_0000       | _             |
| <b> </b>                               | 3(64bit)    | 0x00 | 64  | 1    | 1111_0000       | _             |
| I L                                    |             | 80x0 |     |      | 0000_1111       |               |

| _   |            |      |    |    |           |               |
|-----|------------|------|----|----|-----------|---------------|
|     | 4(128bit)  | 0x00 | 64 | 2  | 1111_0000 | 1111_1111     |
|     |            | 0x10 | 64 | 2  | 0000_1111 | 0000_0000     |
|     | 5(256bit)  | 0x00 | 64 | 4  | 1111_0000 | 1111_1111 x3  |
|     |            | 0x20 | 64 | 4  | 0000_1111 | 0000_0000 x3  |
|     | 6(512bit)  | 0x00 | 64 | 8  | 1111_0000 | 1111_1111 x7  |
|     |            | 0x40 | 64 | 8  | 0000_1111 | 0000_0000 x7  |
|     | 7(1024bit) | 0x00 | 64 | 16 | 1111_0000 | 1111_1111 x15 |
|     |            | 0x80 | 64 | 16 | 0000_1111 | 0000_0000 x15 |
| 0x5 | 0(8bit)    | 0x05 | 8  | 1  | 0010_0000 | _             |
|     | 1 (16bit)  | 0x04 | 16 | 1  | 0010_0000 | _             |
|     |            | 0x06 | 16 | 1  | 0100_0000 |               |
|     | 2(32bit)   | 0x04 | 32 | 1  | 1110_0000 | _             |
|     |            | 0x08 | 32 | 1  | 0000_0001 | _             |
|     | 3(64bit)   | 0x00 | 64 | 1  | 1110_0000 | _             |
|     |            | 0x08 |    |    | 0001_1111 |               |
|     | 4(128bit)  | 0x00 | 64 | 2  | 1110_0000 | 1111_1111     |
|     |            | 0x10 |    |    | 0001_1111 | 0000_0000     |
|     | 5(256bit)  | 0x00 | 64 | 4  | 1110_0000 | 1111_1111 x3  |
|     |            | 0x20 |    |    | 0001_1111 | 0000_0000 x3  |
|     | 6(512bit)  | 0x00 | 64 | 8  | 1110_0000 | 1111_1111 x7  |
|     |            | 0x40 |    |    | 0001_1111 | 0000_0000 x7  |
|     | 7(1024bit) | 0x00 | 64 | 16 | 1110_0000 | 1111_1111 x15 |
|     |            | 0x80 |    |    | 0001_1111 | 0000_0000 x15 |
| 0x6 | 0(8bit)    | 0x06 | 8  | 1  | 0100_0000 | _             |
|     | 1 (16bit)  | 0x06 | 16 | 1  | 1100_0000 | _             |
|     | 2(32bit)   | 0x04 | 32 | 1  | 1100_0000 | _             |
|     |            | 0x08 |    |    | 0000_0011 | _             |
|     | 3(64bit)   | 0x00 | 64 | 1  | 1100_0000 | _             |
|     |            | 0x08 |    |    | 0011_1111 |               |
|     | 4(128bit)  | 0x00 | 64 | 2  | 1100_0000 | 1111_1111     |
|     |            | 0x10 |    |    | 0011_1111 | 0000_0000     |
|     | 5(256bit)  | 0x00 | 64 | 4  | 1100_0000 | 1111_1111 x3  |
|     |            | 0x20 |    |    | 0011_1111 | 0000_0000 x3  |
|     | 6(512bit)  | 0x00 | 64 | 8  | 1100_0000 | 1111_1111 x7  |
|     |            | 0x40 |    |    | 0011_1111 | 0000_0000 x7  |
|     | 7(1024bit) | 0x00 | 64 | 16 | 1100_0000 | 1111_1111 x15 |
|     |            | 0x80 |    |    | 0011_1111 | 0000_0000 x15 |
| 0x7 | 0(8bit)    | 0x07 | 8  | 1  | 1000_0000 | _             |
|     | 1 (16bit)  | 0x06 | 16 | 1  | 1000_0000 | _             |
|     |            | 0x08 |    |    | 0000_0001 | _             |
|     | 2(32bit)   | 0x04 | 32 | 1  | 1000_0000 | _             |
|     |            | 0x08 |    |    | 0000_0111 | _             |
|     | 3(64bit)   | 0x00 | 64 | 1  | 1000_0000 | _             |
|     |            | 0x08 |    |    | 0111_1111 |               |
|     | 4(128bit)  | 0x00 | 64 | 2  | 1000_0000 | 1111_1111     |
|     |            | 0x10 |    |    | 0111_1111 | 0000_0000     |
|     | 5(256bit)  | 0x00 | 64 | 4  | 1000_0000 | 1111_1111 x3  |
|     |            | 0x20 |    |    | 0111_1111 | 0000_0000 x3  |
|     | 6(512bit)  | 0x00 | 64 | 8  | 1000_0000 | 1111_1111 x7  |
|     |            | 0x40 |    |    | 0111_1111 | 0000_0000 x7  |
|     | 7(1024bit) | 0x00 | 64 | 16 | 1000_0000 | 1111_1111 x15 |
|     |            | 0x80 | I  | Ī  | 0111_1111 | 0000_0000 x15 |

# 18.9 制限事項

以下に、本マクロの制限事項を示します。

- 本マクロを使用して、データのソースとディスティネーションの領域が同じ、または一部を 共有するような転送を行った場合、データの一貫性を保障することができません。したがっ て、データのソースとディスティネーションのアドレス領域が重複する転送は行わないで下 さい。
- DMAREQ 端子を使ったハードウェア起動で、REQD=1(ディスティネーション側がハードウェア要求を発行)の時、SBE=1 (掃き出しモード)は使用できません。このような設定で転送を行った場合、動作は不定です。このような転送は行わないで下さい。